中国高校课件下载中心 》 教学资源 》 大学文库

《通信集成电路设计》课程教学资源(文献资料)Quartus使用手册

文档信息
资源类别:文库
文档格式:PDF
文档页数:247
文件大小:7.84MB
团购合买:点击进入团购
内容简介
《通信集成电路设计》课程教学资源(文献资料)Quartus使用手册
刷新页面文档预览

Quartusll简介ATRAAltera Corporation101InnovationDriveSan Jose, CA 95134(408)544-7000www.altera.comQUARTUSII

Quartus® II 简介 Altera Corporation 101 Innovation Drive San Jose, CA 95134 (408) 544-7000 www.altera.com ®

QuartusI简介版本5.0第一次修订2005年4月P25-09235-04Altera.Altera标FastTrack,HardCopyMAX、MAX+PLUS.MAX+PLUSIl.MegaCore.MegaWizardNativeLink,Nios、OpenCore、Quartus、Quartusll、Quartusll标识和SignalTap是Altera公司在美国和其宅国家的注册商标。Avalon.ByteBlaster.ByteBlasterMV、Cyclone.Excalibur.iPMegaStore.Jam,LogicLock.MasterBlaster,MegaLAB,PowerFit.SignalProbe,Stratix和USB-Blaster是Altera公司在美国和其宅国家的商标以及服务标志。Altera公司使用的产品设计单元和助记待受版权法以及商标法的保护。Altera公司承认本文格提及的其宅组织的产品或商标以及服务标志,将别是:ARM是注册商标,AMBA是ARM公司的商标。MentorGraphics和ModelSim是MentorGraphics公司的注册商标。Altera保留更改本文格中所述象件或器件现范的权利,想不另行通知。Altera建议容户在下订单之前取得录件规范的录新版本,以确认您所获得的信息是最新的。Altera保证自己的半导体产品性能符合当前规范,与Altera的标准担保一致。Altera使用了必要的测试和其它质量控制技术,足以支持此担保。除非政府管制要求,否则没有必要对每个设备的所有参数都进行具体测试。如果没有书面协议另做规定,Altera对于使用本文档所速半导体象件而引起有关的Altera应用协助、容户产品设计或对第三方专利或版权的侵权均不承担任何责任。Altera不保证或代表Altera涵盖或相关的可能使用或正在使用此类半导体录件在内的任何组含、机械或过程的任何专利权、版权或其宅知识产权。没有Altera公司总我以书面形式明确同意,Altera产品不得用作生命支持器件或集统中的关键元件。其中:1.生命支持器件或余统是指这类器件或余统:(a)用于外科手术植入人体内:(b)支持或维持生命,而且当这种器件或余统在按照标签上提供的使用说明正确使用时,却无法发挥正常功效时,可能会对用户造成严重伤害。2.关键元件是指生命支持设备或集统的任何元件,如果不能正常发挥功效,可能会导致生命支持sa医件或余统出现故障,或影响宅的安全性或有效性。Altera产品更多种美国和国外专利以及承决专利、外现权利和版权的保护。版权所有2005Altera公司。保留所有权利。I.S. EN ISO 9001

Quartus II 简介 版本 5.0 第一次修订 2005 年 4 月 P25-09235-04 Altera、Altera 标识 、FastTrack、HardCopy、MAX、MAX+PLUS、MAX+PLUS II、MegaCore、MegaWizard、 NativeLink、Nios、OpenCore、Quartus、Quartus II、Quartus II 标识和 SignalTap 是 Altera 公司在美国和其它国 家的注册商标。Avalon、ByteBlaster、ByteBlasterMV、Cyclone, Excalibur, IP MegaStore, Jam, LogicLock, MasterBlaster, MegaLAB, PowerFit, SignalProbe, Stratix 和 USB-Blaster 是 Altera 公司在美国和其它国家的商标以及 服务标志。Altera 公司使用的产品设计单元和助记符受版权法以及商标法的保护。 Altera 公司承认本文档提及的其它组织的产品或商标以及服务标志,特别是:ARM 是注册商标,AMBA 是 ARM 公司的商标。Mentor Graphics 和 ModelSim 是 Mentor Graphics 公司的注册商标。 Altera 保留更改本文档中所述器件或器件规范的权利,恕不另行通知。Altera 建议客户在下订单之前取得器件规范 的最新版本,以确认您所获得的信息是最新的。Altera 保证自己的半导体产品性能符合当前规范,与 Altera 的标准 担保一致。Altera 使用了必要的测试和其它质量控制技术,足以支持此担保。除非政府管制要求,否则没有必要对 每个设备的所有参数都进行具体测试。如果没有书面协议另做规定,Altera 对于使用本文档所述半导体器件而引起 有关的 Altera 应用协助、客户产品设计或对第三方专利或版权的侵权均不承担任何责任。Altera 不保证或代表 Altera 涵盖或相关的可能使用或正在使用此类半导体器件在内的任何组合、机械或过程的任何专利权、版权或其它 知识产权。 没有 Altera 公司总裁以书面形式明确同意, Altera 产品不得用作生命支持器件或系统中的关键元件。其中 : 1. 生命支持器件或系统是指这类器件或系统 : (a) 用于外科手术植入人体内 ; (b) 支持或维持生命,而且当这种器件 或系统在按照标签上提供的使用说明正确使用时,却无法发挥正常功效时,可能会对用户造成严重伤害。 2. 关键元件是指生命支持设备或系统的任何元件,如果不能正常发挥功效,可能会导致生命支持 器件或系统出现故障,或影响它的安全性或有效性。 Altera 产品受多种美国和国外专利以及未决专利、外观权利和版权的保护。 版权所有 © 2005 Altera 公司。保留所有权利

目录前言ix文档编制约定X第1章:设计流程简介..图形用户界面设计流程10EDA工具设计流程15合今行设计流程..16命今行可执行文件..20使用标准命令行命令和脚本22使用Tcl命令..25建立Makefile脚本.27设计方法和设计规划.27自上而下与自下而上的设计方法比较..28自上而下渐进式编译设计流程29自下而上基于LogicLock的设计流程31第2章:设计输入32简介...33建立工程..34使用修订..37使用版本兼容的数据库..38转换MAX+PLUSII工程...39建立设计..40使用QuartusllBlockEditor.41使用QuartusIlTextEditor..42使用QuartusIlSymbol Editor...42使用VerilogHDL、VHDL与AHDL...43使用Altera宏功能模块..44使用知识产权(IP)宏功能模块.45使用MegaWizardPlug-lnManager..在Quartus ll软件中例化宏功能模块..46..46在VerilogHDL和VHDL中例化...47使用端口和参数定义..47推断宏功能模块..47在EDA工具中例化宏功能模块.47使用Black-Box方法.48按推新进行例化...48使用Clear-Box方法51第3章:约束输入52简介,52使用AssignmentEditor..54使用PinPlanner....56使用Settings对话框..57分配设计分区mlALTERA公司QUARTUSII简介

ALTERA 公司 QUARTUS II 简介 III 前言 . ix 文档编制约定 . xi 第 1 章 : 设计流程 . 1 简介.2 图形用户界面设计流程.3 EDA 工具设计流程 . 10 命令行设计流程 . 15 命令行可执行文件 . 16 使用标准命令行命令和脚本 .20 使用 Tcl 命令.22 建立 Makefile 脚本 .25 设计方法和设计规划 .27 自上而下与自下而上的设计方法比较 .27 自上而下渐进式编译设计流程 .28 自下而上基于 LogicLock 的设计流程.29 第 2 章 : 设计输入. 31 简介.32 建立工程.33 使用修订 .34 使用版本兼容的数据库 .37 转换 MAX+PLUS II 工程 .38 建立设计.39 使用 Quartus II Block Editor.40 使用 Quartus II Text Editor . 41 使用 Quartus II Symbol Editor.42 使用 Verilog HDL、VHDL 与 AHDL .42 使用 Altera 宏功能模块 .43 使用知识产权 (IP) 宏功能模块 .44 使用 MegaWizard Plug-In Manager.45 在 Quartus II 软件中例化宏功能模块.46 在 Verilog HDL 和 VHDL 中例化 .46 使用端口和参数定义.47 推断宏功能模块.47 在 EDA 工具中例化宏功能模块 .47 使用 Black-Box 方法.47 按推断进行例化.48 使用 Clear-Box 方法.48 第 3 章 : 约束输入. 51 简介.52 使用 Assignment Editor.52 使用 Pin Planner.54 使用 Settings 对话框 .56 分配设计分区.57 目录

回录57在ProjectNavigator中分配设计分区58使用Design使用Partitions窗口分配设计分区59导入分配60验证引脚分配61第4章:综合88简介..使用Quartus IIVerilogHDL&VHDL IntegratedSynthesis66使用其宅EDA综合工具68控制Analysis&Synthesis..68使用Complier指今和属性69使用Quartusll逻辑选项71使用Quartusll综合网表优化选项71使用DesignAssistant检查设计可靠性73使用RTLViewer分析综合结果77采用TechnologyMapViewer分析综合结果78进行渐进式综合..81第5章:布局布线82简介83进行完整的渐进式编译84分析适配结果84使用Messages窗口香看适配结果86使用Report窗口或Report文件查看适配结果87使用TimingClosureFloorplan分析结果89使用DesignAssistant检查设计的可靠性89优化适配,...90使用位置分配。90设置用于控制布局布线的选项90设置Fitter选项....91设置物理综合优化选项91设置影响布局布线的个别逻辑选项92使用ResourceOptimizationAdvisor.94使用DesignSpaceExplorer.98通过反标保留分配.101第6章:基于模块的设计...102简介..102Quartusl基于模块的设计流程...103使用LogicLock区域...107在自上而下渐进式编泽流程中使用LogicLock区城.108保存自下而上LogicLock流程的中间综合结果..109反标LogicLock区域分配.....109导出与导入LogicLock分配111LogicLock与EDA工具结合使用IVQUARTUSIl简介ALTERA公司

目录 IV QUARTUS II 简介 ALTERA 公司 在 Project Navigator 中分配设计分区. 57 使用 Design 使用 Partitions 窗口分配设计分区 . 58 导入分配 . 59 验证引脚分配 . 60 第 4 章 : 综合 . 61 简介 . 62 使用 Quartus II Verilog HDL & VHDL Integrated Synthesis . 63 使用其它 EDA 综合工具. 66 控制 Analysis & Synthesis . 68 使用 Complier 指令和属性. 68 使用 Quartus II 逻辑选项. 69 使用 Quartus II 综合网表优化选项. 71 使用 Design Assistant 检查设计可靠性. 71 使用 RTL Viewer 分析综合结果. 73 采用 Technology Map Viewer 分析综合结果. 77 进行渐进式综合 . 78 第 5 章 : 布局布线 . 81 简介 . 82 进行完整的渐进式编译 . 83 分析适配结果 . 84 使用 Messages 窗口查看适配结果. 84 使用 Report 窗口或 Report 文件查看适配结果 . 86 使用 Timing Closure Floorplan 分析结果 . 87 使用 Design Assistant 检查设计的可靠性. 89 优化适配 . 89 使用位置分配 . 90 设置用于控制布局布线的选项. 90 设置 Fitter 选项 . 90 设置物理综合优化选项. 91 设置影响布局布线的个别逻辑选项 . 91 使用 Resource Optimization Advisor . 92 使用 Design Space Explorer . 94 通过反标保留分配 . 98 第 6 章 : 基于模块的设计. 101 简介 .102 Quartus II 基于模块的设计流程.102 使用 LogicLock 区域 .103 在自上而下渐进式编译流程中使用 LogicLock 区域.107 保存自下而上 LogicLock 流程的中间综合结果.108 反标 LogicLock 区域分配.109 导出与导入 LogicLock 分配 .109 LogicLock 与 EDA 工具结合使用 . 111

周景.113第7章:仿真.114简介.115使用EDA工具进行设计仿真...116进行EDA仿真工具设置..117生成仿真输出文件..118EDA仿真流程...118功能仿真流程..18NativeLink仿真流程..119手动时序仿真流程..119仿真库。....121使用Quartusll Simulator进行仿真设计,.123建立波形文件124使用SimulatorTool125第8章:时库分析126简介....127在Quartusll软件中进行时序分析127指定时序要求129进行工程全局范国的时序设置..130进行个别时序分配..131进行时序分析.133进行早期时序估算135查看时序分析结果.135使用报告窗口136进行分配与查看延时路径..138使用TechnologyMapViewer.139使用EDA工具进行时序分析.141使用PrimeTime软件141使用Tau软件..143第9章:时序通近..144简介....144使用TimingClosureFloorplan..145查看分配与布线...146进行分配...147使用TimingOptimizationAdvisor148使用网表优化实现时序逼近.150使用LogicLock区城达到时序逼近..151软LogicLock区城,..151基于路径的分配.153使用DesignSpaceExplorer达到时序逼近153使用渐进式编译达到时序逼近.155第10章:功耗分析156简介.156使用PowerPlayPowerAnalyzer分析功耗VALTERA公司QUARTUSII简介

目录 ALTERA 公司 QUARTUS II 简介 V 第 7 章 : 仿真.113 简介.114 使用 EDA 工具进行设计仿真 .115 进行 EDA 仿真工具设置.116 生成仿真输出文件 .117 EDA 仿真流程.118 功能仿真流程 .118 NativeLink 仿真流程 .118 手动时序仿真流程 .119 仿真库 .119 使用 Quartus II Simulator 进行仿真设计.121 建立波形文件 . 123 使用 Simulator Tool. 124 第 8 章 : 时序分析. 125 简介. 126 在 Quartus II 软件中进行时序分析. 127 指定时序要求 . 127 进行工程全局范围的时序设置. 129 进行个别时序分配 . 130 进行时序分析 .131 进行早期时序估算. 133 查看时序分析结果. 135 使用报告窗口 . 135 进行分配与查看延时路径 . 136 使用 Technology Map Viewer. 138 使用 EDA 工具进行时序分析 . 139 使用 PrimeTime 软件.141 使用 Tau 软件.141 第 9 章 : 时序逼近. 143 简介. 144 使用 Timing Closure Floorplan . 144 查看分配与布线. 145 进行分配 . 146 使用 Timing Optimization Advisor . 147 使用网表优化实现时序逼近. 148 使用 LogicLock 区域达到时序逼近 . 150 软 LogicLock 区域 .151 基于路径的分配.151 使用 Design Space Explorer 达到时序逼近. 153 使用渐进式编译达到时序逼近 . 153 第 10 章 : 功耗分析 . 155 简介. 156 使用 PowerPlay Power Analyzer 分析功耗. 156

回录.158指定PowerAnalyzer选项.160使用PowerPlayEarlyPowerEstimator.163第11章:编程和配置.164简介167使用Programmer对一个或多个器件编程.168建立辅助编程文件...169建立其宅编程文件格式....171转换编程文件174使用QuartusIl软件通过远程JTAG服务器进行编程第12章:调试.175176简介,177使用SignalTapll LogicAnalyzer177设置和运行SignalTapIl LogicAnalyzer....181渐进式编译使用SignalTapIl LogicAnalyzer182分析SignalTapIl数据184使用SignalProbe187使用In-SystemMemoryContentEditor...189使用RTLViewer和TechnologyMapViewer190使用ChipEditor.....191第13童:工程更改管理192简介...193使用ChipEditor识别延时与关键路径194在ChipEditor中编辑基元....194使用ResourcePropertyEditor修改资源属性196使用ChangeManager查看和管理更改198验证ECO更改的效果,.199第14童:形式验证200简介..201使用EDA形式验证工具203指定其他设置205第15章:余统级设计206简介208使用SOPCBuilder建立SOPC设计208建立集统..209生成集统210使用DSPBuilder建立DSP设计.210例化功能......210生成仿真文件211生成综合文件...213第16章:软件开发...214简介..VIQUARTUSII简介ALTERA公司

目录 VI QUARTUS II 简介 ALTERA 公司 指定 Power Analyzer 选项 . 158 使用 PowerPlay Early Power Estimator.160 第 11 章 : 编程和配置. 163 简介 . 164 使用 Programmer 对一个或多个器件编程 . 167 建立辅助编程文件 . 168 建立其它编程文件格式 . 169 转换编程文件 .171 使用 Quartus II 软件通过远程 JTAG 服务器进行编程 . 174 第 12 章 : 调试. 175 简介 . 176 使用 SignalTap II Logic Analyzer. 177 设置和运行 SignalTap II Logic Analyzer . 177 渐进式编译使用 SignalTap II Logic Analyzer .181 分析 SignalTap II 数据 .182 使用 SignalProbe . 184 使用 In-System Memory Content Editor . 187 使用 RTL Viewer 和 Technology Map Viewer. 189 使用 Chip Editor.190 第 13 章 : 工程更改管理.191 简介 . 192 使用 Chip Editor 识别延时与关键路径 . 193 在 Chip Editor 中编辑基元 . 194 使用 Resource Property Editor 修改资源属性 . 194 使用 Change Manager 查看和管理更改. 196 验证 ECO 更改的效果. 198 第 14 章 : 形式验证. 199 简介 . 200 使用 EDA 形式验证工具.201 指定其他设置 . 203 第 15 章 : 系统级设计 . 205 简介 . 206 使用 SOPC Builder 建立 SOPC 设计 . 208 建立系统 . 208 生成系统 . 209 使用 DSP Builder 建立 DSP 设计.210 例化功能 .210 生成仿真文件 .210 生成综合文件 .211 第 16 章 : 软件开发. 213 简介 . 214

四景214在Quartusll软件中使用SoftwareBuilder215进行软件构建设置215生成软件输出文件216生成闪存编程文件..217生成被动编程文件219生成存储器初始化数据文件221第17章:安装、许可和技术支持222安装Quartusll软件.222许可Quartusl软件224获取技术支持.227第18章:文档和其他资源228获取在线帮助..229使用Quartusll在线教程..230其宅Quartusll软件文档.230其他Altera 文献.233索引QUARTUSII简介VIlALTERA公司

目录 ALTERA 公司 QUARTUS II 简介 VII 在 Quartus II 软件中使用 Software Builder. 214 进行软件构建设置. 215 生成软件输出文件. 215 生成闪存编程文件 . 216 生成被动编程文件 . 217 生成存储器初始化数据文件 . 219 第 17 章 : 安装、许可和技术支持 . 221 安装 Quartus II 软件.222 许可 Quartus II 软件.222 获取技术支持.224 第 18 章 : 文档和其他资源.227 获取在线帮助.228 使用 Quartus II 在线教程.229 其它 Quartus II 软件文档.230 其他 Altera 文献.230 索引 .233

前言AlteraQuartusRIl设计软件为可编程芯片余统(SOPC)提供最全面的设计环境。如果您以前使用MAX+PLUSII软件,其宅设计软件或ASIC设计软件,现在准备改用Quartusl软件,您对Quartusll软件有一些了解但想进一步了解宅的功能,那么本手册非常适合您使用。本手册针对的读者是Quartusll软件初学者,宅概述了可编程逻辑设计中Quartusll软件的功能。不过,本手册并不是Quartusll软件的详尽参考手册。相反,本手册只是一本指导书,宅解释软件的功能以及这些功能如何帮助您进行FPGA和CPLD设计。本手册按一余列特定的可编程逻辑设计任务来组织内容。无论是使用Quartusll图形用户界面、其宅EDA工具还是Quartusll命今行界面,本手册都将为您介绍最适合设计流程的功能。第一章概述主要的图形用户界面、EDA工具和命令行界面设计流程。接下来每一章开头都介绍该章具体目的,并对每个任务流加以概述,描述如何将Quartusll软件与现有EDA工具和命令行设计流程集成在一起。另外,手册还推荐了能够帮助您使用Quartusll软件的其宅资源,如Quartusll在线帮助和Quartusll在线教程,应用笔记、白皮书以及Altera网站提供的其宅文档和资源。跟随本手册学习Quartusll软件,您可以了解此软件如何帮助您提高效率并缩短设计周期,如何与现有可编程逻辑设计流程集成以及如何快速有效地达到设计,性能和时序要求。QUARTUSII简介IXALTERA公司

ALTERA 公司 QUARTUS II 简介 IX 前言 Altera® Quartus® II 设计软件为可编程芯片系统 (SOPC) 提供最全面的设计环 境。如果您以前使用 MAX+PLUS®II 软件、其它设计软件或 ASIC 设计软件, 现在准备改用 Quartus II 软件,您对 Quartus II 软件有一些了解但想进一步了 解它的功能,那么本手册非常适合您使用。 本手册针对的读者是 Quartus II 软件初学者,它概述了可编程逻辑设计中 Quartus II 软件的功能。不过,本手册并不是 Quartus II 软件的详尽参考手 册。相反,本手册只是一本指导书,它解释软件的功能以及这些功能如何帮 助您进行 FPGA 和 CPLD 设计。本手册按一系列特定的可编程逻辑设计任务 来组织内容。无论是使用 Quartus II 图形用户界面、其它 EDA 工具还是 Quartus II 命令行界面,本手册都将为您介绍最适合设计流程的功能。 第一章概述主要的图形用户界面、EDA 工具和命令行界面设计流程。接下来 每一章开头都介绍该章具体目的,并对每个任务流加以概述 , 描述如何将 Quartus II 软件与现有 EDA 工具和命令行设计流程集成在一起。另外,手册 还推荐了能够帮助您使用 Quartus II 软件的其它资源,如 Quartus II 在线帮助 和 Quartus II 在线教程、应用笔记、白皮书以及 Altera 网站提供的其它文档 和资源。 跟随本手册学习 Quartus II 软件,您可以了解此软件如何帮助您提高效率并 缩短设计周期,如何与现有可编程逻辑设计流程集成以及如何快速有效地达 到设计、性能和时序要求

文档编制约定QuartusIl简介手册采用以下约定,方便您查找和理解信息。印刷约定QuartusIl文档使用下表所示的印刷约定:视提示含义命今名称;对话框、页面和选项标签标题;按钮名称以粗体显示,且首字母粗体首字学大写大写。例如:FindText命今,SaveAs对话框以及Start按钮。粗体目录名称:工程名称、磁盘驱动器名称、文件名称、文件名扩展、软件应用程序名称、软件可执行文件名称以及对话框中的选项以粗体显示。例如:quartus目录,d:驱动器,license.dat文件。首字母大写键盘键、用户可编辑的应用程序窗口域和菜单名称以首字母大写。例如:Delete键,Options菜单。“到标题”手册章节中的到标题加有引号。在手册中,帮助主题的标题也加有引号。斜体首字学大写帮助类别、手册标题、手册中的童节标题、应用笔记和简短名称以斜体显示,且首字母大写。例如:FLEXImEndUsersGuide。斜体变量放在尖括号(,。Courier字体必须和显示内容完全一样的键入内容以Courier字体显示。例如:lquartusbinllmulti lmhostid.tEnter回车键。<>当条目的顺序不重要时,在条目列表中使用该符号。脚印待号指示去哪里获取禁特定主题的详细信息。V对号标记指示仅由一个步骤构成的过程。口手形表示需要将别注意的信息。XIALTERA公司QUARTUSII简介

ALTERA 公司 QUARTUS II 简介 XI 文档编制约定 Quartus® II 简介手册采用以下约定,方便您查找和理解信息。 印刷约定 Quartus II 文档使用下表所示的印刷约定 : 视觉提示 含义 粗体首字母大写 命令名称;对话框、页面和选项标签标题;按钮名称以粗体显示,且首字母 大写。例如:Find Text 命令 , Save As 对话框以及 Start 按钮。 粗体 目录名称、工程名称、磁盘驱动器名称、文件名称、文件名扩展、软件应用 程序名称、软件可执行文件名称以及对话框中的选项以粗体显示。例如 :quartus 目录,d: 驱动器, license.dat 文件。 首字母大写 键盘键、用户可编辑的应用程序窗口域和菜单名称以首字母大写。例如 : Delete 键, Options 菜单。 “副标题” 手册章节中的副标题加有引号。在手册中,帮助主题的标题也加有引号。 斜体首字母大写 帮助类别、手册标题、手册中的章节标题、应用笔记和简短名称以斜体显示, 且首字母大写。例如 : FLEXlm End Users Guide。 斜体 变量放在尖括号 () 内且以斜体显示。例如 : ,。 Courier 字体 必须和显示内容完全一样的键入内容以 Courier 字体显示。例如 :\quartus\ bin\lmulti lmhostid。 r Enter 或回车键。 <> 当条目的顺序不重要时,在条目列表中使用该符号。 f 脚印符号指示去哪里获取某特定主题的详细信息。 v 对号标记指示仅由一个步骤构成的过程。 ! 手形表示需要特别注意的信息

文格端制约定术语在Quartusl/简介手册中使用下表所示术语:术语合义“单击”表示快速按下并释放鼠标左键。“双击”表示连续两次快速的单击。“选择”表示需要使用鼠标或键组合启动一个操作。“选定”表示需要使用键组合或鼠标高亮显示文本以及对象或对话框中的选项。选定不会启动操作。例如:选定ChainDescriptionFile,然后单击OK。“打开”/“关闭”表示必须单击复选框以打开或关闭一个功能。ALTERA公司XIIQUARTUSII简介

文档编制约定 XII QUARTUS II 简介 ALTERA 公司 术语 在 Quartus II 简介手册中使用下表所示术语 : 术语 含义 “单击” 表示快速按下并释放鼠标左键。 “双击” 表示连续两次快速的单击。 “选择” 表示需要使用鼠标或键组合启动一个操作。 “选定” 表示需要使用键组合或鼠标高亮显示文本以及对象或对话框中的选项。 选定不会启动操作。例如 : 选定 Chain Description File,然后单击 OK。 “打开” / “关闭” 表示必须单击复选框以打开或关闭一个功能

刷新页面下载完整文档
VIP每日下载上限内不扣除下载券和下载次数;
按次数下载不扣除下载券;
注册用户24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
相关文档