《数字电子技术》课程教学课件(PPT讲稿)第二章 门电路 CH22 分立元器件门电路

2.2分立元器件门电路 2.2.1二极管与门和或门 、二极管与门 电压关系表 真值表 uy/V B Y uANV ug/V Di D2 0 0 0 0 导通导通 0.7 0 0 3 导通截止 0.7 BABEMEHE0MMM230MMMM1 0 3 0 截止导通 0.7 3 3 亭通“导通 3.7 Y=AB 符号: A Y与门(AND gate) B
uY uA uB R0 D2 D1 +VCC +10V 2. 2 分立元器件门电路 2. 2. 1 二极管与门和或门 一、二极管与门 3V 0V 符号: 与门(AND gate) A B Y & 0 V 0 V UD = 0.7 V 3 V 3 V 0 V 真值表 A B Y 0 0 0 1 1 0 1 1 0 0 0 1 Y = AB 电压关系表 uA/V uB/V D1 D2 uY/V 0 0 0 3 3 0 3 3 导通 导通 0.7 导通 截止 0.7 截止 导通 0.7 导通 导通 3.7

I 二、二极管或门 电压关系表 真值表 uA/V uB/V D2 uy/V A B 0 0 0 0 0 导通导通 -0.7 0 》 0 3 截止导通 2.3 0 3 0 导通截止 2.3 3 3 导通导通 2.3 Y=A+B 符号: Y或门(OR gate)
二、二极管或门 3V uY/V 0V 符号: 或门(OR gate) A B Y ≥1 0 V 0 V UD = 0.7 V 3 V 3 V 0 V uY uA uB RO D2 D1 -VSS -10V 真值表 A B Y 0 0 0 1 1 0 1 1 0 1 1 1 电压关系表 uA/V uB/V D1 D2 0 0 0 3 3 0 3 3 导通 导通 - 0.7 截止 导通 2.3 导通 截止 2.3 导通 导通 2.3 Y = A + B

正逻辑和负逻辑的对应关系: 正与门真值表 负或门真值表 A B A B 0 0 0 0→1 0 0 ←→ 0 1分0 0 0 0 0 Y=AB Y=A+B B 同理: 正或门←◆ 负与门
正与门真值表 正逻辑和负逻辑的对应关系: A B Y 0 0 0 1 1 0 1 1 0 0 0 1 A B & Y = AB 负或门真值表 A B Y 1 1 1 0 0 1 0 0 1 1 1 0 A B ≥1 Y = A + B 同理: 正或门 负与门 0 1 1 0

2.2.2三极管非门(反相器) +Vcc 一、半导体三极管非门 9+5V 1.4=U=OVT截止 Re 1 k to =UoH =VcC=5V Rp- g 0 T 4.3k2 B=30 uo 2.41=Um=5V T导通 Um-4E_5-0 = -mA =1 mA .4.3 因为B>Igs 5 mA=0.17mA 所以T饱和 BR。30×1 饱和导通条件:>s 40=Uom=0.3
一、半导体三极管非门 1. uI = UIL = 0V T 截止 uO = UOH =VCC = 5V 2. uI = UIH = 5V T导通 mA 1 mA 4.3 5 0.7 b I H B E B = - = - = R U u i mA 0.17mA 30 1 5 c CC B S = = R V I 2. 2. 2 三极管非门(反相器) 饱和导通条件: B BS i I +VCC +5V 1 k Rc Rb T + - + - uI 4.3 k uO β = 30 iB iC B BS i I uO = UOL = 0.3 V T 饱和 因为 所以

三极管非门: +Vcc Q +5V 电压关系表 真值表 Re 1k2 uNV uoNV A Rp T 0 5 4.3k2 B=30 uo 5 0.3 函数式 符号 Y=A
电压关系表 uI /V uO/V 0 5 5 0.3 真值表 0 1 1 0 A Y Y = A 函数式 符号 +VCC +5V 1 k Rc Rb T + - + - uI 4.3 k uO β = 30 iB iC 三极管非门: A Y 1 A Y

二、MOS三极管非门 o+VDD +10W 1.4=U=0V Rp 20k UGS=UIL=0VUTN =2V MOS管导通(在可变电阻区) o=Uo≈0V 故Y=A
二、MOS 三极管非门 uG S = UI L = 0 V UTN = 2 V MOS管截止 uO = UOH =VDD = 10 V 2. uI = UIH = 10V uG S = UIH = 10V UTN = 2V MOS 管导通(在可变电阻区) uO = UOL 0V 真值表 0 1 1 0 A Y Y = A +VDD +10V RD 20 k G B D S uI uO 1. uI = UIL = 0V + - uGS + - uDS 故
按次数下载不扣除下载券;
注册用户24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
- 《数字电子技术》课程教学课件(PPT讲稿)第二章 门电路 CH21 二极管、三极管的开关特性.ppt
- 《数字电子技术》课程教学课件(PPT讲稿)第二章 门电路 CH20 概述.ppt
- 《数字电子技术》课程教学课件(PPT讲稿)第一章 逻辑代数基础与EDA技术的基础知识 SUM1 小结.ppt
- 《数字电子技术》课程教学课件(PPT讲稿)第一章 逻辑代数基础与EDA技术的基础知识 CH14 EDA技术的基础知识.ppt
- 《数字电子技术》课程教学课件(PPT讲稿)第一章 逻辑代数基础与EDA技术的基础知识 CH13 逻辑函数的表示方法及其相互之间的转换.ppt
- 《数字电子技术》课程教学课件(PPT讲稿)第一章 逻辑代数基础与EDA技术的基础知识 CH12 逻辑函数的化简方法.ppt
- 《数字电子技术》课程教学课件(PPT讲稿)第一章 逻辑代数基础与EDA技术的基础知识 CH11 逻辑代数基本概念、公式和定理.ppt
- 《数字电子技术》课程教学课件(PPT讲稿)第一章 逻辑代数基础与EDA技术的基础知识 CH10 概述.ppt
- 《数字电子技术》课程授课教案(讲义)第2章 门电路.doc
- 《数字电子技术》课程授课教案(讲义)第1章 逻辑代数与EDA技术的基础知识.doc
- 《数字电子技术》课程授课教案(讲义)第5章 时序逻辑电路.doc
- 《数字电子技术》课程授课教案(讲义)第4章 触发器.doc
- 《数字电子技术》课程授课教案(讲义)第3章 组合逻辑电路.doc
- 《数字电子技术》课程授课教案(讲义)第7章 DA与AD转换电路.doc
- 《数字电子技术》课程授课教案(讲义)第6章 脉冲产生与整形电路.doc
- 《数字电子技术》课程试卷习题(自我检测)第3章 组合逻辑电路.doc
- 《数字电子技术》课程试卷习题(自我检测)第2章 门电路.doc
- 《数字电子技术》课程试卷习题(自我检测)第1章 逻辑代数与EDA技术的基础知识.doc
- 《数字电子技术》课程试卷习题(自我检测)第7章 DA与AD转换电路.doc
- 《数字电子技术》课程试卷习题(自我检测)第6章 脉冲产生和整形电路.doc
- 《数字电子技术》课程教学课件(PPT讲稿)第二章 门电路 CH23 CMOS集成门电路.ppt
- 《数字电子技术》课程教学课件(PPT讲稿)第二章 门电路 CH24 TTL 集成门电路.ppt
- 《数字电子技术》课程教学课件(PPT讲稿)第二章 门电路 CH25 门电路的VHDL描述及其仿真.ppt
- 《数字电子技术》课程教学课件(PPT讲稿)第二章 门电路 SUM2 小结.ppt
- 《数字电子技术》课程教学课件(PPT讲稿)第三章 组合逻辑电路 CH30 概述.ppt
- 《数字电子技术》课程教学课件(PPT讲稿)第三章 组合逻辑电路 CH31 组合电路的分析方法和设计方法.ppt
- 《数字电子技术》课程教学课件(PPT讲稿)第三章 组合逻辑电路 CH32 加法器和数值比较器.ppt
- 《数字电子技术》课程教学课件(PPT讲稿)第三章 组合逻辑电路 CH33 编码器和译码器.ppt
- 《数字电子技术》课程教学课件(PPT讲稿)第三章 组合逻辑电路 CH34 数据选择器和分配器.ppt
- 《数字电子技术》课程教学课件(PPT讲稿)第三章 组合逻辑电路 CH35 用MSI实现组合逻辑函数.ppt
- 《数字电子技术》课程教学课件(PPT讲稿)第三章 组合逻辑电路 CH36 只读存储器(ROM).ppt
- 《数字电子技术》课程教学课件(PPT讲稿)第三章 组合逻辑电路 CH37 组合电路中的竞争冒险.ppt
- 《数字电子技术》课程教学课件(PPT讲稿)第三章 组合逻辑电路 CH38 组合逻辑电路的 VHDL 描述及其仿真.ppt
- 《数字电子技术》课程教学课件(PPT讲稿)第三章 组合逻辑电路 SUM3 小结.ppt
- 《数字电子技术》课程教学课件(PPT讲稿)第四章 触发器 CH40 概述.ppt
- 《数字电子技术》课程教学课件(PPT讲稿)第四章 触发器 CH41 基本触发器.ppt
- 《数字电子技术》课程教学课件(PPT讲稿)第四章 触发器 CH42 同步触发器.ppt
- 《数字电子技术》课程教学课件(PPT讲稿)第四章 触发器 CH43 边沿触发器.ppt
- 《数字电子技术》课程教学课件(PPT讲稿)第四章 触发器 CH44 触发器的电气特性.ppt
- 《数字电子技术》课程教学课件(PPT讲稿)第四章 触发器 CH45 触发器的VHDL描述及其仿真.ppt