中国高校课件下载中心 》 教学资源 》 大学文库

浙江科技大学:《可编程器件EDA技术与实践》课程教学课件(讲稿)第2章 可编程逻辑器件的结构与工作原理 2.2 低密度逻辑器件

文档信息
资源类别:文库
文档格式:PDF
文档页数:36
文件大小:1.68MB
团购合买:点击进入团购
内容简介
浙江科技大学:《可编程器件EDA技术与实践》课程教学课件(讲稿)第2章 可编程逻辑器件的结构与工作原理 2.2 低密度逻辑器件
刷新页面文档预览

E可编程逻辑器件第二章可编程逻辑器件低密度可编程逻辑器件低密度可高密度可编程逻编程逻辑辑器件器件PLDCPLDFPGA≤700个等效门ispLSIPROMFPLAPALGAL

可编程逻辑器件 第二章 可编程逻辑器件 低密度可编程逻辑器件 低密度可 编程逻辑 器件PLD 高密度可编程逻 辑器件 CPLD FPGA ispLSI ≤700 个等效门 PROM FPLA PAL GAL

E可编程逻辑器件第二章可编程逻辑器件1、PLD电路的表示方法PLD的输入、输出缓冲器都采用了互补输出结构AA-A

可编程逻辑器件 第二章 可编程逻辑器件 1、PLD电路的表示方法 A A A PLD的输入、输出缓冲器 都采用了互补输出结构

E可编程逻辑器件第二章可编程逻辑器件与门“D=ABC”的表示法输入项传统的表示法CBA积项&DABD&PLD的表示法C

可编程逻辑器件 第二章 可编程逻辑器件 PLD的表示法 与门“D=ABC”的表示法 传统的表示法 & &

E可编程逻辑器件第二章可编程逻辑器件连接的表示法硬连接编程连接断开连接

可编程逻辑器件 第二章 可编程逻辑器件 连接的表示法

E可编程逻辑器件第二章可编程逻辑器件或门的表示法OPP≥1F(或项)F=P1+P3+P4

可编程逻辑器件 第二章 可编程逻辑器件 或门的表示法 ≥1 F=P1+P3+P4

E可编担逻好熙休生工意可德积逻辑器件与门的简略表示法BAL1、L2是输入项全接T1通的默认状态L3是“悬浮1”,所有****V输入项都不接通XBAL1J00L3010000010100101100011 1

可编程逻辑器件 第二章 可编程逻辑器件 L1、L2是输入项全接 通的默认状态 L3是“悬浮1”,所有 输入项都不接通 与门的简略表示法

可编程逻辑器件第二章可编程逻辑器件2、PLD的基本结构或项输入项乘积项输出输入与阵列输出或阵列输入电路电路

可编程逻辑器件 第二章 可编程逻辑器件 2、 PLD的基本结构

E可编程逻辑器件第二章可编程逻辑器件四种PLD的结构特点或阵列器件类型与阵列输出结构固定可编程PROMTS(三态)、OC(可熔极性)TS、OC、H、LFPLA可编程可编程寄存器固定TS、 I/O、PAL可编程用户定义固定可编程GAL

可编程逻辑器件 第二章 可编程逻辑器件 四种PLD的结构特点 TS(三态)、 OC(可熔极性) TS、 OC、 H、 L TS、 I/O、 寄存器 用户定义 可编程 可编程 固定 固定 固定 可编程 可编程 可编程 PROM FPLA PAL GAL 器件类型 与阵 列 或阵列 输出结构

E可编程逻辑器件第二章可编程逻辑器件1或门阵列/(可编程)MPROM的结构与门固定,为2n个(n为输入变量数),不适用于输入变量个数多的场合。与门阵列(固定)Q2 Q1Q

可编程逻辑器件 第二章 可编程逻辑器件 PROM的结构 与门阵列 (固定) Q2 Q1 Q0 或门阵列 (可编程) I 2 I 1 I 0 与门固定,为2 n 个(n为输入变 量数),不适用 于输入变量个 数多的场合

可编程逻辑器件第二章可编程逻辑器件或门阵列I2 I Io(可编程)例:Qo=Qi=Q2与门阵列(固定)Q2 Q1 Q

可编程逻辑器件 第二章 可编程逻辑器件 例: Q0= Q1= Q2=

刷新页面下载完整文档
VIP每日下载上限内不扣除下载券和下载次数;
按次数下载不扣除下载券;
注册用户24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
相关文档