《数字电路与逻辑设计》课程实验指导(可编程逻辑实验)实验一 TTL门电路的逻辑变换及测试(2/3)

(3)设置、编辑波形图 单击菜单“NodeEnter Nodes from SNF.”,出现如图41-l6所示对话框 Enter Nodes from SHE Node Group: Type Inouts Show All Node Name Synonyms Oupu Memoty Bit OK Cancel 图4-1-16选择波形仿真点对话框 但即“Li”按钮,在“A vailable Node&Groups”框中出现所有可用的节点和组,用 最标选中要用到的节点和组,再单击“=〉”按钮,择选中的节点和组进入“Selected Nodes& Groups'”框中,如图4-17所示。然后,单击“QK”按钮,出现如图418所示窗口。 Enter Nodes fro SNF X L做 Preserve Existing Nodes Show All Node Name Synonum 图4-2-17选取被形仿真点后的对话相 单击菜单“OptionsGrid Size.”出现如图4-l8所示对话框 注意 图41-19所示对话框用于设置仿真波形的单位长度。 按框中数值设置后单击“QK”按钮。单击菜单“EilelEndTime.”出现如图4-l-20 所示对话框
(3) 设置、编辑波形图 单击菜单“Node\Enter Nodes from SNF.”,出现如图 4-1-16 所示对话框。 但即“List”按钮,在“A_vailable Node & Groups”框中出现所有可用的节点和组,用 鼠标选中要用到的节点和组,再单击“=〉”按钮,择选中的节点和组进入“Selected Nodes & Groups”框中,如图 4-1-17 所示。然后,单击“OK”按钮,出现如图 4-1-18 所示窗口。 单击菜单“Options\Grid Size.”出现如图 4-1-18 所示对话框。 注意: 图 4-1-19 所示对话框用于设置仿真波形的单位长度。 按框中数值设置后单击“OK”按钮。单击菜单“File\End Time.”出现如图 4-1-20 所示对话框

00n 1000n 500 20001 图4-1-18被形仿真点确定后的被形编辑番 Grid Size End Tise ☒ Gid Size:50.0ng Iime:1.0us K Cancel 图4-1-19设置单位长度 图4-1-20设置结束时间 按框中数值设置后,单击“QX”按钮。连续单击图标Q将出现如图4121所示窗口。 图4-1-21设置环境后完整的波形编辑器
注意: 图 4-1-20 所示对话框用于设置仿真波形的结束时件。 按框中数值设置后,单击“OK”按钮。连续单击图标 将出现如图 4-1-21 所示窗口

采用Windows常用的“鼠标拖动”选择方法,选中输入信号“X”在0-I00ms之间的 段,如图4-1-22所示。 Axtplus IT-c:-[ntitled-Vsvefors Editor) D含马多的已口?△因蹈B色d白回日每度就烹里服民区 End:100.0ns Nam s& 图4-1-22选中一段要仿真的时间 单击图标巴设置此段时间为电平(单击图标五设置高电平)。按照同样的方法,依据 如图41-23所示波形将输入信号设置完全。 ●LpluⅡ-c:wr2 rorkiname lyalya-【0 ntitled3-事avefor Editor】 口回☒ -6 Time:975 0ng 100s2000s300s400ns500ns600ns7m0s800ns900s1t 图4-1一23输入信号设置完整后的波形图编辑器 (4)保存、仿真原理图 单击图标圆出现如图41-24所示的波形保存对话框,直接单击“Qs”按钮,如果没有
采用 Windows 常用的“鼠标拖动”选择方法,选中输入信号“X”在 0~100ms 之间的一 段,如图 4-1-22 所示。 单击图标 设置此段时间为电平(单击图标 设置高电平)。按照同样的方法,依据 如图 4-1-23 所示波形将输入信号设置完全。 (4) 保存、仿真原理图 单击图标 出现如图 4-1-24 所示的波形保存对话框,直接单击“Ok”按钮,如果没有

出错则出现如图4125所示消息框,再次单击“确定”按钮,则出现仿真正确完整后的界 面,如图41-26所示。 Save As Fie Name: ctory is:c: naxZwork name\yr m 4+plus I-Sisulator☒ c 确定门 图4-1-24被形图保存对话框 图4-1-25仿真完整后的对话框
出错则出现如图 4-1-25 所示消息框,再次单击“确定”按钮,则出现仿真正确完整后的界 面,如图 4-1-26 所示
按次数下载不扣除下载券;
注册用户24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
- 《数字电路与逻辑设计》课程实验指导(可编程逻辑实验)实验二 用文本输入法设计门电路.doc
- 《数字电路与逻辑设计》课程实验指导(数字电路实验)实验九 数模(DA)和模数(AD)转换应用.doc
- 《数字电路与逻辑设计》课程实验指导(数字电路实验)实验十 电子乒乓游戏机.doc
- 《数字电路与逻辑设计》课程实验指导(数字电路实验)实验八 移位寄存器及其应用.doc
- 《数字电路与逻辑设计》课程实验指导(数字电路实验)实验六 小规模SSI计数器及其应用.doc
- 《数字电路与逻辑设计》课程实验指导(数字电路实验)实验五 触发器及其应用.doc
- 《数字电路与逻辑设计》课程实验指导(数字电路实验)实验七 计数器及其应用.doc
- 《数字电路与逻辑设计》课程实验指导(数字电路实验)实验二 集成逻辑门的参数测试.doc
- 《数字电路与逻辑设计》课程实验指导(数字电路实验)实验四 组合逻辑电路的设计(二).doc
- 《数字电路与逻辑设计》课程实验指导(数字电路实验)实验三 组合逻辑电路的设计(一).doc
- 《数字电路与逻辑设计》课程实验指导(数字电路实验)实验一 TTL门电路的逻辑变换及测试.doc
- 西安邮电学院:《数字电路与逻辑设计》课程教学大纲 Digital Circuit and Logic Design A.pdf
- 西安邮电学院:《数字电路与逻辑设计》课程教学资源(PPT课件)第九章 脉冲单元电路.ppt
- 西安邮电学院:《数字电路与逻辑设计》课程教学资源(PPT课件)第八章 可编程逻辑器件及其应用.ppt
- 西安邮电学院:《数字电路与逻辑设计》课程教学资源(PPT课件)第七章 半导体存储器.ppt
- 西安邮电学院:《数字电路与逻辑设计》课程教学资源(PPT课件)第六章 时序逻辑电路(2/2,6.5-6.6).ppt
- 西安邮电学院:《数字电路与逻辑设计》课程教学资源(PPT课件)第六章 时序逻辑电路(1/2,6.1-6.4).ppt
- 西安邮电学院:《数字电路与逻辑设计》课程教学资源(PPT课件)第五章 触发器.ppt
- 西安邮电学院:《数字电路与逻辑设计》课程教学资源(PPT课件)第四章 组合逻辑电路.ppt
- 西安邮电学院:《数字电路与逻辑设计》课程教学资源(PPT课件)第三章 集成逻辑门.ppt
- 《数字电路与逻辑设计》课程实验指导(可编程逻辑实验)实验一 TTL门电路的逻辑变换及测试(3/3).doc
- 《数字电路与逻辑设计》课程实验指导(可编程逻辑实验)实验一 TTL门电路的逻辑变换及测试(1/3).doc
- 《数字电路与逻辑设计》课程实验指导(可编程逻辑实验)实验六 触发器设计.doc
- 《数字电路与逻辑设计》课程实验指导(可编程逻辑实验)实验四 组合电路设计(2/2).doc
- 《数字电路与逻辑设计》课程实验指导(可编程逻辑实验)实验三 组合电路设计(1/2).doc
- 《数字电路与逻辑设计》课程实验指导(可编程逻辑实验)实验五 显示驱动电路设计.doc
- 《数字电路与逻辑设计》课程实验指导(可编程逻辑实验)实验七 移位寄存器设计.doc
- 《数字电路与逻辑设计》课程实验指导(可编程逻辑实验)实验九 序列检测器设计.doc
- 《数字电路与逻辑设计》课程实验指导(可编程逻辑实验)实验八 计数器设计.doc
- 《数字电路与逻辑设计》课程实验指导(可编程逻辑实验)实验十 LPM模块应用设计.doc
- 《数字电路与逻辑设计》课程实验指导(可编程逻辑实验)实验十一 电子琴电路设计.doc
- 《数字电路与逻辑设计》课程实验指导(可编程逻辑实验)实验十二 移位相加8位乘法器电路设计.doc
- 《数字电路与逻辑设计》课程实验指导(实验设计)设计二 数字抢答器的设计.doc
- 《数字电路与逻辑设计》课程实验指导(实验设计)设计四 数字电子密码锁.doc
- 《数字电路与逻辑设计》课程实验指导(实验设计)设计一 自动交通控制系统.doc
- 《数字电路与逻辑设计》课程实验指导(实验设计)设计三 数字频率计的设计.doc
- 《数字电路与逻辑设计》课程教学资源(试卷习题)第一章 绪论(含解答).doc
- 《数字电路与逻辑设计》课程教学资源(试卷习题)第二章 逻辑函数及其简化(含解答).doc
- 《数字电路与逻辑设计》课程教学资源(试卷习题)第三章 集成逻辑门(含解答).doc
- 《数字电路与逻辑设计》课程教学资源(试卷习题)第四章 组合逻辑电路(含解答).doc