西安邮电大学:《数字电路与逻辑设计》课程教学资源(试卷习题)2010数字电路与逻辑设计B卷(答案)

共1页第1页 西安邮电学院课程考试试题(B卷) 标准答案 (2010 一2011学年度第1学期) 课程名称:数字电路与逻辑设计 试卷类型:() 考试专业、年级:通工09级、光信息09级 电子09级、科技09级 题号一三三四五六七八九总分 得分104571081010 100 一,填空(20分,每题2分) 1.1A 2.F(A,B,C)=∑(0,12,3,4,5,7)F=AB*B.C F=(A+B*(B+C)F=(A+B)*(B+C) 3.低电平噪声容限Vz=07y低电平噪声容限=16y。 4.85.10116.F=A⊕B 选择(30分,每题3分) BBCAB DACDA 三.化简(8分) 1)F(AB,C,D)=∑m8,10,12,13,14,15)+∑d13,9,15) CD AB 00011110 00 01 11 10 F(A B.C.D)=A 2)F(4,B.C,D)=(A+BX(C+D) 说明:1,标准答案务必要正确无误
共 1 页 第 1 页 说 明 :1。 标 准答案 务必 要正确 无误。 - - 上- 装- 订- 线- 西安邮电学院试题卷标准答案专用纸 - - 密- 封- 装- 订- 线- 西安邮电学院课程考试试题(B 卷) 标准答案 ( 2010 ——2011 学年度第 1 学期) 课程名称:数字电路与逻辑设计 试卷类型:( ) 考试专业、年级:通工 09 级、光信息 09 级 电子 09 级、科技 09 级 题号 一 二 三 四 五 六 七 八 九 总分 得分 10 45 7 10 8 10 10 100 一.填空(20 分,每题 2 分) 1. 1A 2. ( , , 0,1,2,3,4,5,7 ) ( ) m F A B C = F A B B C = * F A B B C = + + ( )*( ) F A B B C = + + ( )*( ) 3. 低电平噪声容限 VNL = 0.7v , 低电平噪声容限 VNH = 1.6v 。 4. 8 5.1011 6. F A B = 二.选择(30 分,每题 3 分) . BBCAB DACDA 三.化简 (8 分) 1) F(A,B,C, D) = m(8,10,12,13,14,15) +d(1,3,9,15) F A B C D A ( , , , ) = 2) F A B C D A B C D ( , , , ) ( )( ) = + +

四.(8分 F=A+BC 数选器的数据端接法为:00011111 五.(10分) 芯片④的Y20Y21Y22Y23管脚分别为0,其他均为】 功能:将2-4线译码器扩展为4一16线译码器 六.(10分) architecture behave_tri_gate of tri_gate is begin process(din,en) begin ifen='1'then dout<=din else dout<=Z';-高阻态 endif; end process; end: 七、(8分) DCBA=0001,/LD=/QD 八、(8分) 模4环形计数器 2.将每道大题得分和总分填入得分栏中
四.(8 分) F=A+BC 数选器的数据端接法为: 00011111 五.(10 分) 芯片④的 Y20Y21 Y22 Y23 管脚分别为 0,其他均为 1 功能: 将 2-4 线译码器扩展为 4-16 线译码器 六. (10 分) architecture behave_tri_gate of tri_gate is begin process(din,en) begin if en='1' then dout<=din; else dout<='Z'; -高阻态 end if; end process; end; 七、(8 分) DCBA=0001, /LD=/QD 八、(8 分) 模 4 环形计数器 2.将每道大题得分和总分填入得分栏中
按次数下载不扣除下载券;
注册用户24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
- 西安邮电大学:《数字电路与逻辑设计》课程教学资源(试卷习题)2010数字电路与逻辑设计B卷(试题).doc
- 西安邮电大学:《数字电路与逻辑设计》课程教学资源(试卷习题)2010数字电路与逻辑设计A卷(答案).doc
- 西安邮电大学:《数字电路与逻辑设计》课程教学资源(试卷习题)2010数字电路与逻辑设计A卷(试题).doc
- 西安邮电大学:《数字电路与逻辑设计》课程教学资源(试卷习题)2010数字电路与逻辑设计(48学时)C卷(答案).doc
- 西安邮电大学:《数字电路与逻辑设计》课程教学资源(试卷习题)2010数字电路与逻辑设计(48学时)C卷(试题).doc
- 西安邮电大学:《数字电路与逻辑设计》课程教学资源(试卷习题)2010数字电路与逻辑设计(48学时)B卷(答案).doc
- 西安邮电大学:《数字电路与逻辑设计》课程教学资源(试卷习题)2010数字电路与逻辑设计(48学时)B卷(试题).doc
- 西安邮电大学:《数字电路与逻辑设计》课程教学资源(试卷习题)2010数字电路与逻辑设计(48学时)A卷(答案).doc
- 西安邮电大学:《数字电路与逻辑设计》课程教学资源(试卷习题)2010数字电路与逻辑设计(48学时)A卷(试题).doc
- 西安邮电大学:《数字电路与逻辑设计》课程教学资源(试卷习题)2009数字电路与逻辑设计C卷(答案).doc
- 西安邮电大学:《数字电路与逻辑设计》课程教学资源(试卷习题)2009数字电路与逻辑设计C卷(试题).doc
- 西安邮电大学:《数字电路与逻辑设计》课程教学资源(试卷习题)2009数字电路与逻辑设计B卷(答案).doc
- 西安邮电大学:《数字电路与逻辑设计》课程教学资源(试卷习题)2009数字电路与逻辑设计B卷(试题).doc
- 西安邮电大学:《数字电路与逻辑设计》课程教学资源(试卷习题)2009数字电路与逻辑设计A卷(答案).doc
- 西安邮电大学:《数字电路与逻辑设计》课程教学资源(试卷习题)2009数字电路与逻辑设计A卷(试题).doc
- 西安邮电大学:《数字电路与逻辑设计》课程教学资源(试卷习题)2008数字电路与逻辑设计C卷(试题).doc
- 西安邮电大学:《数字电路与逻辑设计》课程教学资源(试卷习题)2008数字电路与逻辑设计C卷(答案).doc
- 西安邮电大学:《数字电路与逻辑设计》课程教学资源(试卷习题)2008数字电路与逻辑设计B卷(答案).doc
- 西安邮电大学:《数字电路与逻辑设计》课程教学资源(试卷习题)2008数字电路与逻辑设计B卷(试题).doc
- 西安邮电大学:《数字电路与逻辑设计》课程教学资源(试卷习题)2008数字电路与逻辑设计A卷(答案).doc
- 西安邮电大学:《数字电路与逻辑设计》课程教学资源(试卷习题)2010数字电路与逻辑设计C卷(试题).doc
- 西安邮电大学:《数字电路与逻辑设计》课程教学资源(试卷习题)2010数字电路与逻辑设计C卷(答案).doc
- 西安邮电学院:《数字电路与逻辑设计》课程教学资源(PPT课件)第一章 绪论.ppt
- 西安邮电学院:《数字电路与逻辑设计》课程教学资源(PPT课件)第二章 逻辑函数及其简化.ppt
- 西安邮电学院:《数字电路与逻辑设计》课程教学资源(PPT课件)第三章 集成逻辑门.ppt
- 西安邮电学院:《数字电路与逻辑设计》课程教学资源(PPT课件)第四章 组合逻辑电路.ppt
- 西安邮电学院:《数字电路与逻辑设计》课程教学资源(PPT课件)第五章 触发器.ppt
- 西安邮电学院:《数字电路与逻辑设计》课程教学资源(PPT课件)第六章 时序逻辑电路(1/2,6.1-6.4).ppt
- 西安邮电学院:《数字电路与逻辑设计》课程教学资源(PPT课件)第六章 时序逻辑电路(2/2,6.5-6.6).ppt
- 西安邮电学院:《数字电路与逻辑设计》课程教学资源(PPT课件)第七章 半导体存储器.ppt
- 西安邮电学院:《数字电路与逻辑设计》课程教学资源(PPT课件)第八章 可编程逻辑器件及其应用.ppt
- 西安邮电学院:《数字电路与逻辑设计》课程教学资源(PPT课件)第九章 脉冲单元电路.ppt
- 西安邮电学院:《数字电路与逻辑设计》课程教学大纲 Digital Circuit and Logic Design A.pdf
- 《数字电路与逻辑设计》课程实验指导(数字电路实验)实验一 TTL门电路的逻辑变换及测试.doc
- 《数字电路与逻辑设计》课程实验指导(数字电路实验)实验三 组合逻辑电路的设计(一).doc
- 《数字电路与逻辑设计》课程实验指导(数字电路实验)实验四 组合逻辑电路的设计(二).doc
- 《数字电路与逻辑设计》课程实验指导(数字电路实验)实验二 集成逻辑门的参数测试.doc
- 《数字电路与逻辑设计》课程实验指导(数字电路实验)实验七 计数器及其应用.doc
- 《数字电路与逻辑设计》课程实验指导(数字电路实验)实验五 触发器及其应用.doc
- 《数字电路与逻辑设计》课程实验指导(数字电路实验)实验六 小规模SSI计数器及其应用.doc