中国高校课件下载中心 》 教学资源 》 大学文库

西安邮电大学:《数字电路与逻辑设计》课程教学资源(试卷习题)2010数字电路与逻辑设计(48学时)B卷(试题)

文档信息
资源类别:文库
文档格式:DOC
文档页数:6
文件大小:1.94MB
团购合买:点击进入团购
内容简介
西安邮电大学:《数字电路与逻辑设计》课程教学资源(试卷习题)2010数字电路与逻辑设计(48学时)B卷(试题)
刷新页面文档预览

共页第页 年月日 西安邮电学院课程考试试题(卷) 考试用 (2010 一一 2011学年度第一学期) 课程名称:数字电路与逻辑设计 试卷类型:(A、B、C)B考试专业、年级:软件09级 题号 三 四 五 六七 八 九 总分 得分 阅卷人 一.单项选择题(每题2分,共20分》 注意:题中涉及到的中规模器件的功能表,附在试题的最后一页。 将正确答案填入下面答题栏中,所选的答案用横线划过,例如:日 67 8910 毁 选 AAA AA B BBB BB ccccc 案DDDDDDDDDD 1.在下列逻辑电路中,不是时序逻辑电路的是( 。 A)计数器 B)移位寄存器 C)序列码产生器 D)译码器 2.下列触发器中,具有约束方程的是( A)基本RS触发器B)钟控T触发器C)主从JK触发器D)下降沿D触发器 3.逻辑函数F=A⊕B⊕C和G=A⊙B⊙C满足关系()。 A)Y=Y;B)Y=Y,C)Y=Y; D)=3 4.下列电路中,那种电路输出端不可以并联使用()。 A)具有推拉式输出端的TTL门电路 B)TTL OC门电路 C)TTL三态门 D)CMOS OD门电路 说明:1、除填空愿、图解及特要求外一般不留答愿空间

共 页 第 页 说 明 :1、 除 填空题、图 解及特 要求外 一般 不留答 题空 间。 - 装- 订- 线- - - - 装- 订- 线- - - 西安邮电学院课程考试试题( 卷) ( 2010 —— 2011 学年度第一学期) 课程名称:数字电路与逻辑设计 试卷类型:(A、B、C)B 考试专业、年级:软件 09 级 题号 一 二 三 四 五 六 七 八 九 总分 得分 阅卷人 一.单项选择题(每题 2 分,共 20 分) 注意:题中涉及到的中规模器件的功能表,附在试题的最后一页。 将正确答案填入下面答题栏中,所选的答案用横线划过,例如: 题 号 1 2 3 4 5 6 7 8 9 10 选 择 答 案 A A A A A A A A A A B B B B B B B B B B C C C C C C C C C C D D D D D D D D D D 1. 在下列逻辑电路中,不是时序逻辑电路的是( )。 A) 计数器 B)移位寄存器 C)序列码产生器 D)译码器 2. 下列触发器中,具有约束方程的是( )。 A)基本 RS 触发器 B) 钟控 T 触发器 C)主从 JK 触发器 D) 下降沿 D 触发器 3. 逻辑函数 F=A⊕B⊕C 和 G=A⊙B⊙C 满足关系( )。 A) Y Y 1 2  = B) Y Y 1 2 = C) Y Y 1 2  = D) Y Y 1 2  = 4. 下列电路中,那种电路输出端不可以并联使用( )。 A) 具有推拉式输出端的 TTL 门电路 B) TTL OC 门电路 C) TTL 三态门 D) CMOS OD 门电路 专业班 级 姓名 学号 年 月 日 考试用

总印份 (附答题纸页) 5.图1.1所示电路中各逻辑门均为TTL门,则该电路的逻辑关系是()。 B A 1000 图1.1 A)F=AB B)F=AB C) F=AB D)F=4B 6.一个模值为6的计数器,状态转移图如图1.2所示,若初始状态为000,则经过 100个CP脉冲后,其状态为( )。 0w→@一-am 0o10① 图1.2 A)F=AB+C B)F=AB+C C)F=AB+C D)F=4B+C 7.F=ABCD+ACD+ABCD的最简与-或式是( )。 A)AB B)AC C) AC D)BD 8.图1.3所示电路为4选1数据选择器构成的组合电路,写出其最简与-或式( ) A-A1 BA04选1 MUX ST DO D1 D2 D3 图1.3 A)000 B)001 C) 110 D)100 9.数制转换(35.75)w( A)(43.3),B)(100011.11)2C)(00110101.01110101)mD)(2F) 10.F(4,B,C,D)=ΠM(0,110,11,14,15)d(6,7,89)的最简或-与式为( A)F=(B+C)(A+C) B)F=(B+CX(4+C) C)F=(B+CX(A+C) D)F=(B+CX4+C)

总印 份 (附答题纸 页) 5. 图 1.1 所示电路中各逻辑门均为 TTL 门,则该电路的逻辑关系是( )。 图 1.1 A) F AB = B) F AB = C) F AB = D) F AB = 6.一个模值为 6 的计数器,状态转移图如图 1.2 所示,若初始状态为 000,则经过 100 个 CP 脉冲后,其状态为( )。 000 001 011 100 110 111 图 1.2 A) F AB C = + B) F AB C = + C) F AB C = + D) F AB C = + 7. F ABCD ACD ABCD = + + 的最简与-或式是( )。 A) AB B) AC C) AC D) BD 8. 图1.3所示电路为4选1数据选择器构成的组合电路,写出其最简与-或式( )。 图 1.3 A) 000 B) 001 C) 110 D) 100 9. 数制转换(35.75)10=( )。 A) (43.3)8 B) (100011.11)2 C) (0011 0101.0111 0101)余 3BCD D) (2F)1 10. F A B C D M d ( , , , ) (0,1,10,11,14,15) (6,7,8,9) = •   的最简或-与式为( )。 A) F B C A C = + + ( )( ) B) F B C A C = + + ( )( ) C) F B C A C = + + ( )( ) D) F B C A C = + + ( )( )

2,装订试卷,考生答卷时不得拆开或在框外留写标记,否则按分计。 共页第页 二.填空题(每空2分,共20分) 1.完成数制转换(45),=( )= 2. 所示电路逻辑函数的最简或-与式为 一 器 图2.1 3.y=AB.C+AB,则Y的对偶式y= Y的反函数(用反演规则)了= 4.逻辑函数的Y=AB+AC+BC+CD最与-或式为 0 5.移位寄存器可以用于脉冲节拍延迟,若给定移存脉冲的周期为0.1s,如果要求输入 密 信号延迟1s才到达输出端输出,则移位寄存器至少应由 个D触发器构成 6.图2.2所示为两个下降沿JK触发器构成的时序电路,请写出Q,的状态转移方程 。电路输入信号A和CP的工作波形已给出,试分析在虚线处Q,=。 (设电路初始状态为0) 图2. 明:1、除填空题

2. 装 订 试卷 , 考生 答 卷时 不 得拆 开 或在 框 外留 写 标记 ,否 则 按零分计。 共 页 第 页 说 明 : 1、 除 填空题 、图 解及特 要求外 一般 不留答 题空 间。 - 装- 订- 线- - - - 装- 订- 线- - - 二.填空题(每空 2 分,共 20 分) 1. 完成数制转换(45)8=(_)2=(_)10=(_)8421BCD。 2. 所示电路逻辑函数的最简或-与式为_。 图 2.1 3. Y AB C AB = • + ,则 Y 的对偶式 Y  =_ _, Y 的反函数(用反演规则) Y =_ 4. 逻辑函数的 Y AB AC BC CD = + + + 最与-或式为_。 5. 移位寄存器可以用于脉冲节拍延迟,若给定移存脉冲的周期为 0.1s,如果要求输入 信号延迟 1s 才到达输出端输出,则移位寄存器至少应由_个 D 触发器构成。 6. 图 2.2 所示为两个下降沿 JK 触发器构成的时序电路,请写出 Q2 的状态转移方程 _ 。电路输入信号 A 和 CP 的工作波形已给出,试分析在虚线处 Q2 =_。 (设电路初始状态为 0) 图 2.2 专业班 级 姓名 学号

总印份 (附答题纸页) 三.化简题(每题10分,共20分) 1.用公式法将逻辑函数F=ABC+AB+AD+C+BD化简为最简与-或式。 2.用卡诺图法把逻辑函数F(AB,C,D)=∑m0,1,2,3,4,5,6,7,9,11,13,15)化简成 最简与-或式。 四.分析题(10分) 分析图4所示时序电路,写出各个触发器的驱动方程,状态转移方程,绘制状态 转移表和状态转移图,并说明该电路是否能够自启动。 61 图4 五.设计一个组合电路,该电路有四个输入A,B,C,D和一个输出F。当四个输 入的和为偶数时,F输出1。试用一片8选1数据选择器(见图5)实现此电路 (10分) ¥ A2 8选1数据选择器 A0 DO D1 D2 D3 D4 D5 D6 D7 图5 2。装订试卷,考生答卷时不得拆开或在框外留写标记,否则安零分计

总印 份 (附答题纸 页) 三. 化简题(每题 10 分,共 20 分) 1.用公式法将逻辑函数 F ABC AB AD C BD = + + + + 化简为最简与-或式。 2.用卡诺图法把逻辑函数 F A B C D m ( , , , ) (0,1,2,3,4,5,6,7,9,11,13,15) = 化简成 最简与-或式。 四.分析题(10 分) 分析图 4 所示时序电路,写出各个触发器的驱动方程,状态转移方程,绘制状态 转移表和状态转移图,并说明该电路是否能够自启动。 图 4 五. 设计一个组合电路,该电路有四个输入 A,B,C,D 和一个输出 F。当四个输 入的和为偶数时,F 输出 1。试用一片 8 选 1 数据选择器(见图 5)实现此电路。 (10 分) 图 5 2. 装 订 试卷 , 考生 答 卷时 不 得拆 开 或在 框 外留 写 标记 ,否 则 安零 分 计

共,页第页 二.填空题(每空2分,共20分) 1.完成数制转换(45)=( )=( )=( 2.所示电路逻辑函数的最简或-与式为」 合包 图2.1 3.Y=ABC+AB,则Y的对偶式Y= Y的反函数(用反演规则)了= 4.逻辑函数的Y=AB+AC+BC+CD最与-或式为 5.移位寄存器可以用于脉冲节拍延迟,若给定移存脉冲的周期为0.1s,如果要求输 毁 入信号延迟1s才到达输出端输出,则移位寄存器至少应由 个D触发器 构成。 6.图2.2所示为两个下降沿JK触发器构成的时序电路,请写出Q,的状态转移方程 。电路输入信号A和CP的工作波形已给出,试分析在虚线处O= (设电路初始状态为0) 图2.2 说明:1、除填空题、图解及特要求外一般不留答题空间

共 页 第 页 说 明 :1、 除 填空题 、图 解及特 要求外 一般 不留答 题空 间。 - 装- 订- 线- - - - 装- 订- 线- - - 二.填空题(每空 2 分,共 20 分) 1.完成数制转换(45)8=(_)2=(_)10=(_)8421BCD。 2.所示电路逻辑函数的最简或-与式为_。 图 2.1 3. Y AB C AB = • + ,则 Y 的对偶式 Y  =_ _, Y 的反函数(用反演规则) Y =_ 4.逻辑函数的 Y AB AC BC CD = + + + 最与-或式为_。 5.移位寄存器可以用于脉冲节拍延迟,若给定移存脉冲的周期为 0.1s,如果要求输 入信号延迟 1s 才到达输出端输出,则移位寄存器至少应由_个 D 触发器 构成。 6.图 2.2 所示为两个下降沿 JK 触发器构成的时序电路,请写出 Q2 的状态转移方程 _ 。电路输入信号 A 和 CP 的工作波形已给出,试分析在虚线处 Q2 =_。 (设电路初始状态为 0) 图 2.2 专业班 级 姓名 学号

总印 (附答题纸页) 74LS161/160的功能表及逻辑框图如下所示 工作状态 0 Q3 Q2 Q1 Q0 0 XX 预置数 0 保持 74LS161/160 1 保持(但C0=0 1 11 计故 3线-8线译码器74138真值表 53. 1 1 1 1 0 0 1 0 1 0 01 10 011 111 1 1110 8选1数据选择器的功能表 4选1数据选择器的功能表: 输 入 输出 输 入 输出 A A ST A 0 1 1 0 0 0 0 0 D 0 0 0 0 0 0 0 0 0 0 0 D 0 0 0 0 1 0 1 D 0 1 0 0 D. 0 1 0 1 D 0 1 1 0 0 1 2,装订试卷,考生答誉时不得拆开或在框外留写标记,否则安零分计

总印 份 (附答题纸 页) 74LS161/160 的功能表及逻辑框图如下所示: A2 A1 A0 输 入 输 出 D0 ST Y W D0 1    0 1 0 0 0 0 D1 D1 0 0 0 1 D2 D2 0 0 1 0 D3 D3 0 0 1 1 D4 D4 0 1 0 0 D5 D5 0 1 0 1 D6 D6 0 1 1 0 D7 D7 0 1 1 1 A1 A0 输 入 输 出D0 ST Y 1   0 0 0 0 0 0 1 D1 0 1 0 D2 0 1 1 D3 8选1数据选择器的功能表: 4选1数据选择器的功能表: 2. 装 订 试卷 , 考生 答 卷时 不 得拆 开 或在 框 外留 写 标记 ,否 则 安零 分 计

已到末页,全文结束
刷新页面下载完整文档
VIP每日下载上限内不扣除下载券和下载次数;
按次数下载不扣除下载券;
注册用户24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
相关文档