中国高校课件下载中心 》 教学资源 》 大学文库

《数字电子技术》课程PPT教学课件课件(电类)第06章 时序逻辑电路的分析与设计 6.5 若干典型的时序逻辑集成电路

文档信息
资源类别:文库
文档格式:PPTX
文档页数:50
文件大小:1.32MB
团购合买:点击进入团购
内容简介
6.5.1 寄存器和移位寄存器 6.5.2 计数器
刷新页面文档预览

若干典型的时序逻辑集成电路6.5寄存器和移位寄存器6.5.16.5.2计数器

6.5 若干典型的时序逻辑集成电路 6.5.1 寄存器和移位寄存器 6.5.2 计数器

6.5若干典型的时序逻辑集成电路6.5.1寄存器和移位寄存器1、寄存器寄存器:是数字系统中用来存储代码或数据的逻辑部件它的主要组成部分是触发器一个触发器能存储1位二进制代码,存储n位二进制代码的寄存器需要用n个触发器组成。寄存器实际?上是若干触发器的集合

6.5 若干典型的时序逻辑集成电路 1、 寄存器 6.5.1 寄存器和移位寄存器 寄存器:是数字系统中用来存储代码或数据的逻辑部件。 它的主要组成部分是触发器。 一个触发器能存储1位二进制代码,存储 n 位二进 制代码的寄存器需要用 n 个触发器组成。寄存器实际 上是若干触发器的集合

8位CMOS寄存器74HC374DoDD-11D1D1DC1C1C11CPOEE,E,EQi07Qo脉冲边沿敏感的寄存器A

1 1D C1 CP 1 OE 1 E Q0 1 1D C1 E Q1 1 1D C1 E Q7 D0 D1 D7 . . . . . 8位CMOS寄存器74HC374 脉冲边沿敏感的寄存器

8位CMOS寄存器74HC/HCT374D1Do1D111111D1DDC1C11O01EEEQ1Q7Qo111A

1 1D C1 CP 1 OE 1 E Q0 1 1D C1 E Q1 1 1D C1 E Q7 D0 D1 D7 . . . . . 8位CMOS寄存器74HC/HCT374 1 1 1 0 1 1 1 1 1 1

8位CMOS寄存器74LV374输出输入工作模式内部触发器CPOEDNQ~QORTLLL个对应内部触发存入和读出数据器的状态LHH个HLL高阻个存入数据,禁止输出HHH高阻个E

8位CMOS寄存器74LV374 H ↑ H H 高阻 H ↑ L L 高阻 存入数据,禁止输出 L ↑ H H 对应内部触发 器的状态 L ↑ L L 存入和读出数据 CP DN Q0~Q7 输出 内部触发器 输 入 工作模式 OE n+1 QN

2、移位寄存器·移位寄存器的逻辑功能移位寄存器是既能寄存数码,又能在时钟脉冲的作用下使数码向高位或向低位移动的逻辑功能部件·移位寄存器的逻辑功能分类左移位寄存器单向移位寄存器右移位寄存器按移动方式分双向移位寄存器A

2、 移位寄存器 移位寄存器是既能寄存数码,又能在时钟脉冲的作用下使数 码向高位或向低位移动的逻辑功能部件。 按移动方式分 单向移位寄存器 双向移位寄存器 左移位寄存器 •移位寄存器的逻辑功能分类 •移位寄存器的逻辑功能 右移位寄存器

(1)基本移位寄存器(a)电路并行数据输出端串行数据输入端QoQ3Q1Q2FFoFF1FF3FF21D1DDsi1DDso福CP串行数据输出端A

1D Q0 DSI CP > C1 1D > C1 1D > C1 1D > C1 Q1 Q2 Q3 Q0 Q1 Q0 Q3 DSO FF0 FF1 FF2 FF3 (1) 基本移位寄存器 (a)电路 串行数据输入端 串行数据输出端 并行数据输出端

(b).工作原理2、写出激励方程D3=Q"2D-Qo"Do-DsiD2=Q"13、写出状态方程:Qon+1-DsiQ,+1=D,=Q"Q,+1 =D2 =Q"Q3n+1 =D,= Q"2FFoFFigo91FF2Q203FF3D.D,D,D3BstIDIDDDso0OCPE

D3=Qn D1=Q0 2 n D0=DSI Q0 n+1=DSI Q1 n+1 =D1 = Q0 n Q2 n+1 =D2 =Qn 1 Q3 n+1 =D3 = Qn 2 2、写出激励方程: 3、写出状态方程: (b). 工作原理 1D Q0 DSI CP > C1 1D > C1 1D > C1 1D > C1 Q1 Q2 Q3 Q0 Q1 Q0 Q3 DSO FF0 FF1 FF2 FF3 D2=Qn 1 D0 D2 D1 D3

FF.FFFFFFQon+l-Dsi1CP后1-Q,"+1=Q0"2CP后Q,n+1 =Qn03CP后二Q3n+1 =Q"214CP后FF1FFoQoQ1FF2Q2Q3FF3Dsi1011DsoCPA

1 0 1 1 0 1 1 0 1 1 0 0 0 0 0 0 0 0 0 FF0 FF1 FF2 FF3 1CP 后 2CP 后 3CP 后 4CP 后 1 1 0 1 1 Q0 n+1=DSI Q1 n+1 = Q0 n Q2 n+1 =Qn 1 Q3 n+1 =Qn 2 1D Q0 DSI CP > C1 1D > C1 1D > C1 1D > C1 Q1 Q2 Q3 Q0 Q1 Q0 Q3 DSO FF0 FF1 FF2 FF3 1011

Ds=11010000,从高位开始输入68452231DsiQoQ1Q2Q3(Dso)一串行输出并行输出Dpo经过7个CP脉冲作用后,从D端串行输入的数码就可以从D。端串行输出。串入一→串出人

DSI CP 1 1 0 1 1 2 3 4 5 6 7 8 0 0 0 0 0 DSI =11010000,从高位开始输入 串行输出 并行输出DPO 经过4个CP脉冲作用后,从DS 端串行输入的数码就可以 从Q0 Q1 Q2 Q3并行输出。 串入→并出 经过7个CP脉冲作用后,从DSI 端串行输入的数码就可以 从DO 端串行输出。 串入→串出 Q0 Q1 Q2 Q3 (DSO)

刷新页面下载完整文档
VIP每日下载上限内不扣除下载券和下载次数;
按次数下载不扣除下载券;
注册用户24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
相关文档