《数字逻辑设计及应用》第8章(8-2) 时序逻辑设计实践(二)

教字逻辑设计及应用 第8章附序逻辑设计实践(二) SSl型锁存景和触发爨 MS件:计数器、移位寺存景 其它:文档、迭代、故障和亚稳定性
第8章 时序逻辑设计实践(二) 数字逻辑设计及应用 SSI型锁存器和触发器 MSI器件:计数器、移位寄存器 其它:文档、迭代、故障和亚稳定性

8.5移位寄存器( shift register) 串行输入 serial input SERIN D 串入串出移位寄存景 CLOCK DCK 可以使一个信号延迟 n个时钟周期之后再输出 CK D SEROUT 串行输出 serial output DCK
8.5 移位寄存器(shift register) 串行输入 serial input SERIN SEROUT 串行输出 serial output 串入串出移位寄存器 可以使一个信号延迟 n 个时钟周期之后再输出

串入并出移位寄存器结构 串入 serial-in SERIN 1Q CLOCK CK 2Q 可以用来完成 CK 并出 串一并转换 parallel-out serlal-to-parallel conversion NQ CK
串入并出移位寄存器结构 串入 serial-in SERIN 1Q 2Q NQ 并出 parallel-out 可以用来完成 串-并转换 serial-to-parallel conversion

、。,并入串出移位寄存器结构 HIFT- SERIN D CK D 2D D CK Qh SERoUT ND DCK 多路复用结构≡
并入串出移位寄存器结构 多路复用结构 LOAD/SHIFT SERIN SEROUT

ao并入并出移位寄存器结构 LOADISHIFT SERIN D 1Q 1D D CK 2Q 2D NQ DCK
并入并出移位寄存器结构 LOAD/SHIFT SERIN 1Q 2Q NQ

MS移位寄存器 P521图850 A SERA' SERB 74X166 74X164 CLK CLK CLKINH aCLR SH/LD SERA d CLR SERB SER OA QB QC QD QE QF QG EFGH QH QH
MSI移位寄存器 CLK CLR SERA SERB 74x164 QA QB QC QD QE QF QG QH CLK CLKINH SH/LD CLR SER A B C D E F G H QH 74x166 SERA·SERB P521 图 8-50

4位通用移位寄存器74×194 74x194 CLK -dcLR S1 s1s0功能 SO 左移输入一LN 00保持 QD 01右移 cBA Qc 10左移 QB 11载入 QA 右移输入-RIN
4位通用移位寄存器74x194 CLK CLR S1 S0 LIN D QD C QC B QB A QA RIN 74x194 S1 S0 功能 0 0 保持 0 1 右移 1 0 左移 1 1 载入 左移输入 右移输入

4位通用移位寄存器74×194 s1′s0 P522图8-51 左移 RIGHT 10 S1S0 保持 00 (13) QC C 11 DCLK 载入 CLR 01 LEFT 右移 Q1*=s1"s0Q1+S1"s0Q-1+51s0Q1+1+S1s0IN
4位通用移位寄存器74x194 00 S1S0 保持 S1’ S0’ S1 S0 10 左移 01 右移 11 载入 P522 图8-51 Qi* = S1’·S0’·Qi + S1’·S0·Qi-1 + S1·S0’·Qi+1 + S1·S0·INi

通用移位寄存器 74X299 输入输出采用双向三态数据线 LIN QH HQH s1S0功能 d CLR GOG CLK FQF 00保持 S1 EQE 01右移 SO DQDH 10左移 G1 COc 11载入 -aG AQA BQB RIN QAH P524图8-53
通用移位寄存器 S1 S0 功能 0 0 保持 0 1 右移 1 0 左移 1 1 载入 LIN QH HQH CLR GQG CLK FQF S1 EQE S0 DQD G1 CQC G2 BQB AQA RIN QA 74x299 输入输出采用双向三态数据线 P524 图8-53

74X194 CLK CLK CLR CLR S1 S1 SO LIN LIN Dc 移位寄存器的扩展 CBA QB QA RIN 并行 并行输入 CLK 输出 CLR (8位) S1 8位 LIN QD CBA OC QB QA RIN- RIN
CLK CLR S1 S0 LIN D QD C QC B QB A QA RIN 74x194 CLK CLR S1 S0 LIN D QD C QC B QB A QA RIN CLK CLR S1 S0 LIN RIN 移位寄存器的扩展 并行输入 (8位) 并行 输出8位
按次数下载不扣除下载券;
注册用户24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
- 《数字逻辑设计及应用》第8章(8-1) 时序逻辑设计实践(一).ppt
- 《数字逻辑设计及应用》第5章(5-2) 组合逻辑设计实践(二).ppt
- 《数字逻辑设计及应用》第5章 组合逻辑设计实践(一).ppt
- 《数字逻辑设计及应用》第2章 小结.ppt
- 《数字逻辑设计及应用》第3章(3-3) 数字门电路(小结).ppt
- 《数字逻辑设计及应用》第3章(3-2) 数字(门)电路(B).ppt
- 《数字逻辑设计及应用》第3章 数字(门)电路(A).ppt
- 《数字逻辑设计及应用》第7章(7-4) 时序逻辑设计原理(四).ppt
- 《数字逻辑设计及应用》第7章(7-3) 时序逻辑设计原理(三).ppt
- 《数字逻辑设计及应用》第7章(7-2) 时序逻辑设计原理(二).ppt
- 《数字逻辑设计及应用》第7章 时序逻辑设计原理(一).ppt
- 《数字逻辑设计及应用》第1章 引言.ppt
- 《手机原理》电子教案(5/5)第三章 逻辑系统.doc
- 《手机原理》电子教案(4/5).doc
- 《手机原理》电子教案(3/5).doc
- 《手机原理》电子教案(2/5).doc
- 《手机原理》电子教案(1/5).doc
- 《模拟电子技术基础》第四版课程教学资源(习题库,附答案)第9章 功率放大电路题解.doc
- 《模拟电子技术基础》第四版课程教学资源(习题库,附答案)第8章 波形的发生和信号的转换题解.doc
- 《模拟电子技术基础》第四版课程教学资源(习题库,附答案)第7章 信号的运算和处理题解.doc
- 《数字逻辑设计及应用》第6章 组合逻辑电路设计实例.ppt
- 《数字逻辑设计及应用》第10章 存储器和可编程逻辑器件.ppt
- 《数字逻辑设计及应用》第4、5、6章 复习.ppt
- 《数字逻辑设计及应用》第4章(4-1) 组合逻辑设计原理.ppt
- 《数字逻辑设计及应用》第4章(4-2) 组合逻辑设计原理.ppt
- 《数字逻辑设计及应用》第4章(4-3) 组合逻辑电路综合(设计).ppt
- 《数字逻辑设计及应用》第4章 (小结).ppt
- 大一下学期分析:《电路》课程教学资源(课件讲稿)第1章 电路模型和电路定律.pdf
- 大一下学期分析:《电路》课程教学资源(课件讲稿)第2章 电阻电路的等效变换.pdf
- 大一下学期分析:《电路》课程教学资源(课件讲稿)第3章 电组电路的一般分析.pdf
- 大一下学期分析:《电路》课程教学资源(课件讲稿)第4章 电路定理.pdf
- 大一下学期分析:《电路》课程教学资源(课件讲稿)第5章 含有运算放大器的电阻电路.pdf
- 大一下学期分析:《电路》课程教学资源(课件讲稿)第6章 储能元件.pdf
- 大一下学期分析:《电路》课程教学资源(课件讲稿)第7章 一阶电路和二阶电路的时域分析..pdf
- 大一下学期分析:《电路》课程教学资源(课件讲稿)第8章 相量法.pdf
- 大一下学期分析:《电路》课程教学资源(课件讲稿)第9章 正弦稳态电路的分析.pdf
- 《表面贴装工程 —关于SMA的介绍》讲义.ppt
- 《电子技术》课程电子教案(PPT课件,模拟电路部分)第一章 半导体器件.ppt
- 《电子技术》课程电子教案(PPT课件,模拟电路部分)第二章 基本放大电路.ppt
- 《电子技术》课程电子教案(PPT课件,模拟电路部分)第三章 放大电路中的负反馈.ppt