电子科技大学:《数字系统EDA技术》第五章 实验系统箱介绍

第五章实验系统箱介绍 、概述 本实验系统主要由FPGA主芯片 (FLEX10K10LC84)和外围丰富的输入输出外 设构成。FPGA主芯片的所有用户可用IO口均没 有同任一外设固定接死,而仅仅以插孔的形式存 在,这为用此开发系统设计出复杂多样的实验提 供了极大的灵活性。 所有外设的接口逻辑都很友好,外设的驱动 已在系统内部为用户设计好,用户可以对所有外 设接口用简单的TTL逻辑电平进行操作
1 第五章 实验系统箱介绍 一、概述 本实验系统主要由FPGA主芯片 (FLEX10K10LC84)和外围丰富的输入输出外 设构成。FPGA主芯片的所有用户可用I/O口均没 有同任一外设固定接死,而仅仅以插孔的形式存 在,这为用此开发系统设计出复杂多样的实验提 供了极大的灵活性。 所有外设的接口逻辑都很友好,外设的驱动 已在系统内部为用户设计好,用户可以对所有外 设接口用简单的TTL逻辑电平进行操作

,图日 1 回B日BB 能 百TRA DIGITAL CLOCK 阳需需切零监型 s88888
2

、接口逻辑定义 (一)FPGA主芯片 (FLEX1OK1OLC84) 环绕FPGA主芯片的三排圆插孔将芯 片所有的可用端口直接引出,插孔旁的数 字/标号就是芯片上被外连的管脚号。用户 可根据编译完成后的结果,直接用连线将 对应管脚号的插孔同所选外设的接口插孔 相连
3 二、接口逻辑定义 (一)FPGA主芯片 (FLEX10K10LC84) 环绕FPGA主芯片的三排圆插孔将芯 片所有的可用端口直接引出,插孔旁的数 字/标号就是芯片上被外连的管脚号。用户 可根据编译完成后的结果,直接用连线将 对应管脚号的插孔同所选外设的接口插孔 相连

FPGA主芯片及引脚: Altera FLEX10K Gtr GLe CLKO 20 器 ◆ii 目 7g 套ARA EPF10KIOLC84-4 U CBA560101A H R4 60. JPIN 男零:品器器 5 ooooooooooo
4 FPGA主芯片及引脚:

主芯片引脚分布: 引出接线位置 对应 电特性备注 端口标号 EPF1OKIOLC84 的引脚号 PN6-30适配器左侧N6-3013个IO可编程输 入/输出 PN3553适配器下侧PⅠN35~5314个IO同上 PIN5473适配器右侧PN547315个1O同上 PN8-84适配器上侧PN78-84,13个O同上 CLKl适配器左上 CLK全局时钟 CLK2 方 43 CLK2 输入 CLRn适配器左上44 RESET全局清除 方 输入 OEln适配器左上83 OE 全局使能 方 输入 5
5 引出接线 端口标号 位置 对应 EPF10K10LC84 的引脚号 电特性 备注 PIN16~30 适配器左侧 PIN16~30 13 个 I/O 可编程输 入/输出 PIN35~53 适配器下侧 PIN35~53 14 个 I/O 同上 PIN54~73 适配器右侧 PIN54~73 15 个 I/O 同上 PIN78~84 ,2~11 适配器上侧 PIN78~84 , 2~11 13 个 I/O 同上 CLK1 CLK2 适配器左上 方 1 43 CLK1 CLK2 全局时钟 输入 CLRn 适配器左上 方 44 RESET 全局清除 输入 OE1n 适配器左上 方 83 OE 全局使能 输入 主芯片引脚分布:

(二)时钟源 OoouFOUT 六路单独时钟 (20MHZ 1Hz) 按频率范围高 低排列为 CLK0> CLKI> CLK2> CLK3> CLK4> CLK5 通过两组跳线 排进行分频
6 (二)时钟源 六路单独时钟 (20MHz ~ 1Hz), 按频率范围高 低排列为: CLK0 > CLK1 > CLK2 > CLK3 > CLK4 > CLK5 通过两组跳线 排进行分频

(三)普通输入输出器件接口 1、开关 主板中间偏下位置设有: 12个按键开关K1~K12 (不按为“13,按下为“0 18个拨码开关D17~D0(拨上为“1”,拨 下为“03) nGH 间4一号号字节8
7 (三)普通输入输出器件接口 1、开关 主板中间偏下位置设有: 12个按键开关K1 ~ K12 (不按为“1”,按下为“0”) 18个拨码开关D17 ~ D0(拨上为“1”,拨 下为“0”)

2、LED灯 主板中间偏上位置有两排列共 16个LED灯,输入高电平亮。 (四)扫描类接口外设 1、8位七段数码管 共阴极数码管,字形输入端为a,b,c,d,e, f,g,Dp。对应标准数码管的七个段位和一个小 数点,高电平有效。 SEL2,SEL1,SEL0译码后确定哪一位数码 管被点亮
8 2、LED灯 主板中间偏上位置有两排列共 16个LED灯,输入高电平亮。 (四)扫描类接口外设 1、8位七段数码管 共阴极数码管,字形输入端为a,b,c,d,e, f,g,Dp。对应标准数码管的七个段位和一个小 数点,高电平有效。 [SEL2,SEL1,SEL0]译码后确定哪一位数码 管被点亮

2、16×16LED点阵 [L0~L15对应点阵的行输入,高电平有效。 KN3,KIN2,KIN1,KINO]译码后为点 阵列选通,决定哪一列被点亮
9 2、16×16 LED点阵 [L0 ~ L15]对应点阵的行输入,高电平有效。 [KIN3,KIN2,KIN1,KIN0]译码后为点 阵列选通,决定哪一列被点亮

LED点阵 翻露
10 LED点阵
按次数下载不扣除下载券;
注册用户24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
- 电子科技大学:《数字系统EDA技术》第四章 MAX+PLUS工开发工具.ppt
- 电子科技大学:《数字系统EDA技术》第三章(3-9) 基本逻辑电路设计.ppt
- 电子科技大学:《数字系统EDA技术》数字钟设计及显示.ppt
- 电子科技大学:《数字系统EDA技术》第一章 EDA技术概述.ppt
- 电子科技大学:《数字系统EDA技术》第二章 大规模可编程逻辑器件.ppt
- 郑州轻工业学院:《晶体管收音机原理》第一章 无线电广播的发送与接收.ppt
- 《低频电子线路》课程PPT教学课件:第五章 放大电路的频率特性(2/3).ppt
- 《低频电子线路》课程PPT教学课件:第五章 放大电路的频率特性(1/3).ppt
- 《低频电子线路》课程PPT教学课件:第三章 多级放大电路(3/3).ppt
- 《低频电子线路》课程PPT教学课件:第三章 多级放大电路(2/3).ppt
- 《低频电子线路》课程PPT教学课件:第三章 多级放大电路(1/3).ppt
- 《低频电子线路》课程PPT教学课件:第二章 基本放大电路(6/6).ppt
- 《低频电子线路》课程PPT教学课件:第二章 基本放大电路(5/6).ppt
- 《低频电子线路》课程PPT教学课件:第二章 基本放大电路(4/6).ppt
- 《低频电子线路》课程PPT教学课件:第二章 基本放大电路(3/6).ppt
- 《低频电子线路》课程PPT教学课件:第二章 基本放大电路(2/6).ppt
- 《低频电子线路》课程PPT教学课件:第七章 信号的运算和处理(3/3).ppt
- 《低频电子线路》课程PPT教学课件:第七章 信号的运算和处理(2/3).ppt
- 《低频电子线路》课程PPT教学课件:第七章 信号的运算和处理(1/3).ppt
- 《低频电子线路》课程PPT教学课件:第八章 波形的发生和信号的转换(2/3).ppt
- 电子科技大学:《数字系统EDA技术》第六章 VHDL设计应用实例.ppt
- 电子科技大学:《数字系统EDA技术》第三章 硬件描述语言(VHDL).ppt
- 电子科技大学:《数字系统EDA技术》第三章(3-4) VHDL顺序语句.ppt
- 电子科技大学:《数字系统EDA技术》第四章(4-8) 举例:层次设计思想的应用.ppt
- 石家庄铁道学院:《数字图象处理》第五章(5-3) 退化函数估计.doc
- 石家庄铁道学院:《数字图象处理》第二章(2-1) 概述.doc
- 石家庄铁道学院:《数字图象处理》第二章(2-3) 连续图像的频谱.doc
- 石家庄铁道学院:《数字图象处理》第二章(2-4) 图像采样.doc
- 石家庄铁道学院:《数字图象处理》第二章(2-5) 图像量化.doc
- 石家庄铁道学院:《数字图象处理》第二章(2-6) 数字图像的基本概念.doc
- 石家庄铁道学院:《数字图象处理》第三章(3-1) 图像变换概述.doc
- 石家庄铁道学院:《数字图象处理》第三章(3-3) 一维快速傅里叶变换.doc
- 石家庄铁道学院:《数字图象处理》第三章(3-3) 一维快速傅里叶变换.doc
- 石家庄铁道学院:《数字图象处理》第三章(3-4) 二维离散傅里叶变换.doc
- 石家庄铁道学院:《数字图象处理》第三章(3-5) 离散余弦变换.doc
- 石家庄铁道学院:《数字图象处理》第三章(3-6) 沃尔什和哈达玛变换.doc
- 石家庄铁道学院:《数字图象处理》第三章(3-7) 霍特林变换.doc
- 石家庄铁道学院:《数字图象处理》第三章(3-8) Radon变换.doc
- 石家庄铁道学院:《数字图象处理》第四章 图像增强.doc
- 石家庄铁道学院:《数字图象处理》第四章(4-3) 空域滤波增强.doc