中国高校课件下载中心 》 教学资源 》 大学文库

长江大学:《数字电子技术实验》课程教学课件(PPT讲稿)4.时序逻辑电路

文档信息
资源类别:文库
文档格式:PPT
文档页数:6
文件大小:97KB
团购合买:点击进入团购
内容简介
长江大学:《数字电子技术实验》课程教学课件(PPT讲稿)4.时序逻辑电路
刷新页面文档预览

时序逻辑电路实验实验目的1.熟悉集成计数器的功能和使用方法2.利用集成计数器设计任意进制计数器二、实验原理(1)集成计数器74LS161Q1Q2Q3Ucc RCO QoETLD9131016141211Q3Qo15Q2Q1EPRCO74LS161ET74LS161LD>CP234.5678CLR D3 D2D1Do1CLR CPD1D2DoD3EP GND(a)引脚排列图(b)逻辑符号

时序逻辑电路实验 一、 实验目的 1.熟悉集成计数器的功能和使用方法; 2.利用集成计数器设计任意进制计数器。 二、实验原理 (1)集成计数器74LS161

Q2Q1Q3Ucc RCO QoET LD910Q3161514131211QoQ2Q1EPRCOET74LS16174LS161LDbCP45CLR D3 D2 Di Do168237QCLR CPDoDiD2EPGNDD3(a)引脚排列图(b)逻辑符号输出清零使能时钟预置数据输入置数工作模式CPDDD99222ETEPLDCLRXX0XXxX00XX00异步清零+10Xx同步置数dddddddd0x11x保持数据保持xXXX0X11xXxxX保持数据保持+1xxx1X11计数加法计数

(2)利用74LS161构成任意进制计数器例:用74LS161构成十二进制加法计数器(a)反馈清零法Q:Q2Q1Q00000—00010010 —-0011 -0100111101011100411100110过渡状态+11010111Q3Q2QoQ1+4EP-RCO1100-101110101001-10001ET74LS161LDpCP计数脉冲D3D2DiDoCLR6

(2)利用74LS161构成任意进制计数器 (a)反馈清零法 例:用74LS161构成十二进制加法计数器

(置数0001(b)反馈置数法Q3 Q2 Q1 Qo000000010010-001101001+1111010111100110++11010111+1100-10111010-1001-1000&Q3Q2QoQ1EPRCO1ET74LS161LDCP计数脉冲D3DzDiDoCLR .001

(b)反馈置数法(置数0001)

三、基础性实验任务及要求(1)测试74LS161的逻辑功能按照74LS161的功能表,逐项测试清零、置数、保持和计数功能。(2)利用74LS161构成10进制加计数器①利用“反馈清零法”或“反馈置数法”,由74LS161和门电路构成10进制加计数器。然后在CP端接入2Hz脉冲信号,并将4位输出端信号Q3~Q0送到译码显示电路,观察数码管显示数字的情况②在CP端接入1kHz脉冲信号,用示波器分别测量CP、QA波形;QA、QB波形;QB、QC波形;QC、QD波形,并对应画下来,比较它们的时序关系(3)利用两片74LS161构成60进制加计数器

三、基础性实验任务及要求 (1)测试74LS161的逻辑功能 按照74LS161的功能表,逐项测试清零、置数、保持和计数 功能。 (2)利用74LS161构成10进制加计数器 ①利用“反馈清零法”或“反馈置数法”,由74LS161和门 电路构成10进制加计数器。 然后在CP端接入2Hz脉冲信号,并将4位输出端信号Q3 ~ Q0送到译码显示电路,观察数码管显示数字的情况。 ② 在CP端接入1kHz脉冲信号,用示波器分别测量CP、QA 波形;QA、QB 波形;QB、QC 波形;QC、QD 波形,并 对应画下来,比较它们的时序关系。 (3)利用两片74LS161构成60进制加计数器

四、设计性实验任务及要求(选做)用集成计数器74LS161、译码器74LS138和门电路设计一个彩灯控制电路,要求八只彩灯中只有一只灯亮,且这一亮灯循环右移(或左移)(实际安装时,彩灯用发光二极管代替)。五、实验报告要求见实验教材P7(基础实验报告)

四、设计性实验任务及要求 (选做) 用集成计数器74LS161、译码器74LS138和门电路设计一 个彩灯控制电路,要求八只彩灯中只有一只灯亮,且这一 亮灯循环右移(或左移)(实际安装时,彩灯用发光二极 管代替)。 五、实验报告要求 见实验教材P7(基础实验报告)

已到末页,全文结束
刷新页面下载完整文档
VIP每日下载上限内不扣除下载券和下载次数;
按次数下载不扣除下载券;
注册用户24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
相关文档