清华大学:数字逻辑_同步时序电路2

攻城不怕坚,读书不怕难,世上无难事,只要肯登攀 与有“畏难”情绪的同学共勉 从今天抓起,从现在抓起 此时跟进,尚来得及;此时继续放弃,只能来年重修! 解决学习动力问题:要我学?我要学!自觉学! 为谁学?为自己的前程学 期中不考试,自觉去复习。第二次实验搞清楚!
“攻城不怕坚,读书不怕难,世上无难事,只要肯登攀!” ——与有“畏难”情绪的同学共勉 从今天抓起,从现在抓起。 此时跟进,尚来得及;此时继续放弃,只能来年重修! 解决学习动力问题: 要我学?我要学!自觉学! 为谁学?为自己的前程学! 期中不考试,自觉去复习。第二次实验搞清楚!

§1触发器一逻辑电路的记忆元件 §11触发器工作原理(RS基本触发器) s12电位触发器( Latch,锁存器) §13边沿触发器(D触发器) §14主从触发器(J-K触发器)
§1. 触发器-逻辑电路的记忆元件 §1.1 触发器工作原理(R-S基本触发器) §1.2 电位触发器(Latch,锁存器) §1.3 边沿触发器(D触发器) §1.4 主从触发器(J-K触发器)

触发器一逻辑电路的记忆元件 能存储1位二进制数是基本要求。 为了好用,便于控制,才有了电位触发 边沿触发,主从触发三种触发方式。 抓住了触发方式,就抓住了问题的本质! 不同触发方式,都反应在波形图上! 要看懂波形图,理解波形图!
触发器-逻辑电路的记忆元件 能存储1位二进制数是基本要求。 为了好用,便于控制,才有了电位触发, 边沿触发,主从触发三种触发方式。 抓住了触发方式,就抓住了问题的本质! 不同触发方式,都反应在波形图上! 要看懂波形图,理解波形图!

RS基本触发器时序图 时序图( Timing Diagram)(没考虑延迟) R SET;Rs=00,Q=1;Rs由00→1,下一状态不定 问题:Q和Q有同时为“1”的情况! 当RS由“o0”变为“11”时,触发器下一个状态不确定! 由于上述两个原因,这种触发器不能直接使用!
R-S基本触发器时序图 ◼ 时序图(Timing Diagram) (没考虑延迟) R S Q Q SET; RS=00, QQ=11; RS由00 11,下一状态不定 问题:Q和Q有同时为“1”的情况! 当RS由“00”变为“11”时,触发器下一个状态不确定! 由于上述两个原因,这种触发器不能直接使用!

电位触发器时序图 时序图( Timing Diagram) E D 尖峰被屏蔽 当E=1时,Q=D。E=0时,屏蔽外部输入。 问题:E=1时,D的变化全部反应的Q端!不好用
电位触发器时序图 ◼ 时序图(Timing Diagram) E D Q 尖峰被屏蔽 当E=1时,Q=D。E=0时,屏蔽外部输入。 问题:E=1时,D的变化全部反应的Q端!不好用! Q=?

正边沿D触发型时序图 CP DQ 在CP正跳变瞬间,D的输入打入触发器 CP的其它时间均保持触发器状态不变。 最好用的触发器! 为什么最好用?带着问题学!
正边沿D触发型时序图 CP D Q 在CP正跳变瞬间,D的输入打入触发器! CP的其它时间均保持触发器状态不变。 最好用的触发器! 为什么最好用?带着问题学!

正边沿D触发型与电位触发器比较 E/CP D Q(电位 Q(正沿D) 正边沿D触发器的状态清清楚楚!O端变化不影响Q!) 电位D触发器只是在E=O时才清楚!(E=1时仍影响Q!)
正边沿D触发型与电位触发器比较 E/CP D Q(电位) Q(正沿D) 正边沿D触发器的状态清清楚楚!(D端变化不影响Q!) 电位D触发器只是在E=0时才清楚!(E=1时仍影响Q!)

正边沿D触发型与电位触发器比较 边沿触发器:CP正跳变之前来到的数据, 定要延迟到CP正跳变来到时才被接 收( Store),因此称为“延迟型触发器” Delay-FF) 电位触发器:E=1时,Q紧跟D电平的变 化,D的变化立即就反应到Q的状态, 因此也称对电位是透明的( Level Transparent)
正边沿D触发型与电位触发器比较 边沿触发器:CP正跳变之前来到的数据, 一定要延迟到CP正跳变来到时才被接 收(Store),因此称为“延迟型触发器” (Delay-FF). 电位触发器:E=1时,Q紧跟D电平的变 化,D的变化立即就反应到Q的状态, 因此也称对电位是透明的(Level Transparent)

§13边沿触发型(D触发器) 功能表 CP dQ Q ↑DDD 结构门1门2是输入控制, CPD和D在CP控制下引入 门3门4。 门2门4,门1门3,门5门6 组成3个基本触发器 D
§1.3 边沿触发型(D触发器) 5 1 2 3 4 6 CP D Q Q D D CP D Q Q D 结构:门1门2是输入控制, D和D在CP控制下引入 门3门4。 门2门4, 门1门3, 门5门6 组成3个基本触发器。 功能表

D触发器工作原理 Q D CP cp↑时,D=1,门4=0 触发器Ⅱ记忆 “o态,维持门4输出为o;门4输出和门3相 连阻塞输入D的变化对门3影啊维持门3输 出为1.此时即使D变化,也会保持维持门3输 出为1因此,黄线称“维持1、阻塞o”线
cp↑时, D=1, 门4=0, Q=1; 触发器Ⅱ记忆 “0”态,维持门4输出为0; 门4输出和门3相 连,阻塞输入D的变化对门3影响,维持门3输 出为1. 此时即使D变化,也会保持维持门3输 出为1.因此,黄线称“维持1、阻塞0”线。 D触发器工作原理 3 4 CP Q Q D I III II “0” 5 1 6 2 “1
按次数下载不扣除下载券;
注册用户24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
- 清华大学:数字逻辑_同步时序电路1.ppt
- 清华大学:数字逻辑_第一章逻辑代数及逻辑函数的化简(1/2).ppt
- 清华大学:数字逻辑_第一章逻辑代数及逻辑函数的化简(2/2).ppt
- 清华大学:数字逻辑_实验二.ppt
- 清华大学:数字逻辑_实验一.ppt
- 北京大学《综合布线技术》PPT教案.ppt
- 《计算机基础知识》课程教学资源(PPT课件讲稿)指示性语句、汇编语言程序举例.ppt
- 清华非电专业计算机系列课程:计算机基础知识_introduction.ppt
- 《计算机基础知识》课程教学课件(PPT讲稿)discuss_1.ppt
- 《计算机基础知识》课程教学课件(PPT讲稿)高档微处理器 Pentium.ppt
- 《计算机基础知识》课程教学课件(PPT讲稿)汇编语言程序设计(4/4).ppt
- 《计算机基础知识》课程教学课件(PPT讲稿)汇编语言程序设计(3/4):BIOS和DOS中断功能调用.ppt
- 《计算机基础知识》课程教学课件(PPT讲稿)汇编语言程序设计(2/4).ppt
- 《计算机基础知识》课程教学课件(PPT讲稿)汇编语言程序设计(1/4).ppt
- 《计算机基础知识》课程教学课件(PPT讲稿)8086/8088微处理器(5/5).ppt
- 《计算机基础知识》课程教学课件(PPT讲稿)8086/8088微处理器(4/5).ppt
- 《计算机基础知识》课程教学课件(PPT讲稿)8086/8088微处理器(3/5).ppt
- 《计算机基础知识》课程教学课件(PPT讲稿)8086/8088微处理器(2/5).ppt
- 《计算机基础知识》课程教学课件(PPT讲稿)8086/8088微处理器(1/5).ppt
- 《计算机基础知识》课程教学课件(PPT讲稿)计算机概述(2/2)第二节 计算机中数的表示和编码.ppt
- 清华大学:数字逻辑_同步时序电路3.ppt
- 清华大学:数字逻辑_同步时序电路4.ppt
- 清华大学:数字逻辑_同步时序电路5.ppt
- 清华大学:数字逻辑_门(gate)电路.ppt
- 清华大学:数字逻辑_组合逻辑电路.ppt
- 清华大学:数字逻辑_常用的中规模组合逻辑电路.ppt
- 清华大学:数字逻辑_放大电路的频率响应练习.doc
- 《ISA SERVER2000教案》.doc
- 北京邮电大学:ISDN基本概念_介绍.ppt
- 北京邮电大学:ISDN基本概念_第一章-基本概念.ppt
- 北京邮电大学:ISDN基本概念_ISDN终端设备.ppt
- 北京邮电大学:ISDN基本概念_第三章-ISDN业务.ppt
- 北京邮电大学:ISDN基本概念_第二章-技术基础.ppt
- 北京邮电大学:ISDN基本概念_第四章-ISDN结构.ppt
- 《网络管理》课程电子教案.doc
- 网络基本技能培训 - 网络管理与故障排除篇.ppt
- 《网络工程师》教学资源(讲义)CEAC 分布办公网络构建——为网络配置Internet访问.pdf
- 《网络工程师》教学资源(讲义)CEAC 分布办公网络构建——配置远程访问.pdf
- 《网络工程师》教学资源(讲义)CEAC 分布办公网络构建——中小企业信息化所面临的困境.pdf
- 《网络工程师》教学资源(讲义)CEAC 分布办公网络构建——安装和设置终端服务.pdf