清华大学:数字逻辑_组合逻辑电路

第二章组合逻弩电路 Combinational logic circuit 21引言 2.,2门电路 23常用的中规模组合逻辑电路 24运算器与ALU 25组合逻辑电路中的竞争与冒险问题
第二章 组合逻辑电路 Combinational Logic Circuit 2.1 引言 2.2 门电路 2.3 常用的中规模组合逻辑电路 2.4 运算器与ALU 2.5 组合逻辑电路中的竞争与冒险问题

网络泡沬”挤掉的是那些掌握了一点软 本事就自以为成了I精英的人,而真正 掌握了硬本事的人,又能应对变化多端 的新技术挑战的人,才能永远立于不败 之地!
“网络泡沫”挤掉的是那些掌握了一点软 本事就自以为成了IT精英的人,而真正 掌握了硬本事的人,又能应对变化多端 的新技术挑战的人,才能永远立于不败 之地!

21引言 组合逻辑电路的特点: ■电路的输出只是和当前状态有关,和过 去的状态无关。 区别于时序电路:和过去的状态有关
2.1 引言 ◼ 组合逻辑电路的特点: ◼ 电路的输出只是和当前状态有关,和过 去的状态无关。 ◼ 区别于时序电路:和过去的状态有关

组合逻辑:电路的输出只是和当前状态有关, 和过去的状态无关。 b 理想情况:门电路没有延迟 abc
组合逻辑:电路的输出只是和当前状态有关, 和过去的状态无关。 a b c a b c 理想情况:门电路没有延迟

组合逻辑:电路的输出只是和当前状态有关, 和过去的状态无关。 实际情况:门电路存在延迟tD b abc
组合逻辑:电路的输出只是和当前状态有关, 和过去的状态无关。 a b c a b c pD pD t t 实际情况:门电路存在延迟 pD t

组合逻辑:电路的输出只是和当前状态有关, 和过去的状态无关。 b 实际情况:门电路存在延迟 前沿延迟与后沿延迟不相等 abc PLH pHL
组合逻辑:电路的输出只是和当前状态有关, 和过去的状态无关。 a b c a b c pHL t t pLH 实际情况:门电路存在延迟 前沿延迟与后沿延迟不相等

典型的组合逻辑电路 (1)门电路 Gates (2)译码电路 (Decoders 编码电路 (Encoders (3)数据选择电路( Multiplexer)(多路开关) 或数据选择器( Data selector) (4)加法器 (Adders 算术逻辑单元( Arithmetic Logic Units) (5)奇偶校验电路 参考讲义:第三章前三节,第四章
典型的组合逻辑电路 (1)门电路 (Gates) (2)译码电路 (Decoders) 编码电路 (Encoders) (3)数据选择电路 (Multiplexer)(多路开关) 或数据选择器 (Data Selector) (4) 加法器 (Adders) 算术逻辑单元 ( Arithmetic Logic Units ) (5)奇偶校验电路 参考讲义:第三章前三节,第四章

集成电路的分类 按功能分:数字电路、线性电路两大类 数字电路:从门电路到微处理器、存储器等多种 按半导体制造工艺:双极型( TTL LTTL,STTL, LSTTL,ECL MOS(PMOS, NMOS, CMOS, BICMOS.) 两大类工艺技术的特点 速度 功耗 集成度 TTL 快 大 低 MOS 目前最常用的工艺:CMOS 按封装(外形)分:双列直插、扁平封装、表面封装、针式
集成电路的分类 按功能分:数字电路、线性电路两大类 数字电路:从门电路到微处理器、存储器等多种 按半导体制造工艺:双极型(TTL,LTTL,STTL,LSTTL,ECL…) MOS(PMOS,NMOS,CMOS,BiCMOS…) 目前最常用的工艺: CMOS 按封装(外形)分:双列直插、扁平封装、表面封装、针式 速度 功耗 集成度 TTL 快 大 低 MOS 慢 小 高 两大类工艺技术的特点:

集成电路发展历史 “集成电路”(C)是相对“分立原件”而言的 是所有以半导体工艺将电路集成到一块芯片 的器件总称 半导体制造工艺的发展带动了集成电路的更新 换代。 VSI时代存储器件制造工艺带动了整个微处理 器的更新换代。 摩尔定律:每18个月集成度翻一翻 集成电路内部的连线宽度是主要的指标: 0.25,0.18
集成电路发展历史 “集成电路” (IC)是相对“分立原件”而言的, 是所有以半导体工艺将电路集成到一块芯片 的器件总称。 半导体制造工艺的发展带动了集成电路的更新 换代。 VLSI时代存储器件制造工艺带动了整个微处理 器的更新换代。 摩尔定律:每18个月集成度翻一翻。 集成电路内部的连线宽度是主要的指标: 0.25,0.18……

集成电路发展历史(续) (1) Small scale io (SSD 小规模IC1965年 规模: 10个门/片电路以下 主要产品:门电路 触发器( Flip flop)
集成电路发展历史(续) (1) Small Scale IC (SSI) 小规模 IC 1965年 规模: 10个门/片电路以下 主要产品: 门电路 触发器(Flip Flop)
按次数下载不扣除下载券;
注册用户24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
- 清华大学:数字逻辑_门(gate)电路.ppt
- 清华大学:数字逻辑_同步时序电路5.ppt
- 清华大学:数字逻辑_同步时序电路4.ppt
- 清华大学:数字逻辑_同步时序电路3.ppt
- 清华大学:数字逻辑_同步时序电路2.ppt
- 清华大学:数字逻辑_同步时序电路1.ppt
- 清华大学:数字逻辑_第一章逻辑代数及逻辑函数的化简(1/2).ppt
- 清华大学:数字逻辑_第一章逻辑代数及逻辑函数的化简(2/2).ppt
- 清华大学:数字逻辑_实验二.ppt
- 清华大学:数字逻辑_实验一.ppt
- 北京大学《综合布线技术》PPT教案.ppt
- 《计算机基础知识》课程教学资源(PPT课件讲稿)指示性语句、汇编语言程序举例.ppt
- 清华非电专业计算机系列课程:计算机基础知识_introduction.ppt
- 《计算机基础知识》课程教学课件(PPT讲稿)discuss_1.ppt
- 《计算机基础知识》课程教学课件(PPT讲稿)高档微处理器 Pentium.ppt
- 《计算机基础知识》课程教学课件(PPT讲稿)汇编语言程序设计(4/4).ppt
- 《计算机基础知识》课程教学课件(PPT讲稿)汇编语言程序设计(3/4):BIOS和DOS中断功能调用.ppt
- 《计算机基础知识》课程教学课件(PPT讲稿)汇编语言程序设计(2/4).ppt
- 《计算机基础知识》课程教学课件(PPT讲稿)汇编语言程序设计(1/4).ppt
- 《计算机基础知识》课程教学课件(PPT讲稿)8086/8088微处理器(5/5).ppt
- 清华大学:数字逻辑_常用的中规模组合逻辑电路.ppt
- 清华大学:数字逻辑_放大电路的频率响应练习.doc
- 《ISA SERVER2000教案》.doc
- 北京邮电大学:ISDN基本概念_介绍.ppt
- 北京邮电大学:ISDN基本概念_第一章-基本概念.ppt
- 北京邮电大学:ISDN基本概念_ISDN终端设备.ppt
- 北京邮电大学:ISDN基本概念_第三章-ISDN业务.ppt
- 北京邮电大学:ISDN基本概念_第二章-技术基础.ppt
- 北京邮电大学:ISDN基本概念_第四章-ISDN结构.ppt
- 《网络管理》课程电子教案.doc
- 网络基本技能培训 - 网络管理与故障排除篇.ppt
- 《网络工程师》教学资源(讲义)CEAC 分布办公网络构建——为网络配置Internet访问.pdf
- 《网络工程师》教学资源(讲义)CEAC 分布办公网络构建——配置远程访问.pdf
- 《网络工程师》教学资源(讲义)CEAC 分布办公网络构建——中小企业信息化所面临的困境.pdf
- 《网络工程师》教学资源(讲义)CEAC 分布办公网络构建——安装和设置终端服务.pdf
- 《网络工程师》教学资源(讲义)CEAC 分布办公网络构建——公司服务器的配置.pdf
- 《网络工程师》教学资源(讲义)CEAC 分布办公网络构建——构建分布式办公网络.pdf
- 《网络工程师》教学资源(讲义)CEAC 分布办公网络构建——支持网络的远程访问:远程访问策略.pdf
- 《网络工程师》教学资源(讲义)CEAC 分布办公网络构建——安装和设置终端服务.pdf
- 《网络工程师》教学资源(讲义)CEAC 分布办公网络构建——使用PKI(公共钥基础结构)配置网络安 全.pdf