中国高校课件下载中心 》 教学资源 》 大学文库

《电工电子技术》课程教学资源(PPT课件讲稿)第16章 触发器及其应用 16.2 可控RS触发器

文档信息
资源类别:文库
文档格式:PPT
文档页数:5
文件大小:130KB
团购合买:点击进入团购
内容简介
《电工电子技术》课程教学资源(PPT课件讲稿)第16章 触发器及其应用 16.2 可控RS触发器
刷新页面文档预览

也我不 第16章触发器及其应用 16.2可控RS 触发器 回国

16.2 可控RS 触发器

也我不 第16章触发器及其应用 162可控RS触发器 SD 可控RS触发器的逻辑图和图形s & & 符号如下 CP C 与基本RS触发器区别为: 增加了由非门Gc和G组成的 & & Q 导引电路;R和S是置0和置R 1信号输入端,还有时钟脉冲 D B RD CP输入端。 逻辑电路 时钟脉冲C是一种控制命令,SD Q 通过导引电路实现对输入端R和 s cds-is 的控制,故称为可控RS胺发器 IR Q D 图形符号国

16.2 可控RS 触发器 & GC & GD Q & GA & GB S D Q RD R S CP 逻辑电路 RD S R Q 图形符号 S D S 1S R 1R C1 Q CP 可控RS 触发器的逻辑图和图形 符号如下: 与基本RS 触发器区别为: 增加了由非门GC和GD组成的 导引电路;R 和S 是置 0 和置 1 信号输入端,还有时钟脉冲 CP 输入端。 时钟脉冲CP是一种控制命令, 通过导引电路实现对输入端R 和S 的控制,故称为可控RS 触发器

也我不 第16章触发器及其应用 当时钟脉冲C来到之前 即当CP=0时,不论R和S端 & & Q 的电平如何变化,GC门和GD 门的输出均为1,基本触发器CP 保持原状态不变。 & 只有当时钟脉冲来到后,R 即CP=1时,触发器才按R、S端R0C 的输入状态来决定其输出状态。 逻辑电路 和是南接置0和直接置1端,即不受时钟脉冲的 控制,可以对基本触发器置0或置1,一般用于置初态, 在工作过程中它们处于1态(高电平)。 次态Q指触发器输入信号变化后的状态; 现态g:指触发器输入信号变化前的状态。四图国

当时钟脉冲CP来到之前, 即当CP= 0时,不论R 和S 端 的电平如何变化,GC门和GD 门的输出均为1,基本触发器 保持原状态不变。 & GC & GD Q & GA & GB S D Q RD R S CP 逻辑电路 即CP= 1时,触发器才按R 、S 端 的输入状态来决定其输出状态。 和 是直接置 0 和直接置 1 端 ,即不受时钟脉冲的 控制,可以对基本触发器置0或置1,一般用于置初态, 在工作过程中它们处于1 态(高电平)。 RD S D 现态Q n:指触发器输入信号变化前的状态。 次态Q n+:指触发器输入信号 1 变化后的状态; 只有当时钟脉冲来到后

也我不 第16章触发器及其应用 触发器次态与输入信号和电路原状态(现态)之间的 关系如下表: Rso"O+说明 保持 置0 置1 不定 利用可控RS触发器可构成计数器,其连接图如下

0 1 0 0 1 1 R S Q n+1 说 明 保 持 置 1 置 0 不 定 0 1 0 1 0 1 0 1 0 0 0 0 1 1 1 1 0 0 1 1 0 0 1 1 Q n 触发器次态与输入信号和电路原状态(现态)之间的 关系如下表: 利用可控 RS 触发器可构成计数器,其连接图如下:

也我不 第16章触发器及其应用 S IS LLL→c 1R O R RD 存在问题:产生“空翻”现象 为避免“空翻”,计数器一般釆用主从型触发器和 维持阻塞型触发器构成。 回国

RD S R S D Q 1S 1R C1 Q 1 1 存在问题:产生“空翻”现象 为避免“空翻”,计数器一般采用主从型触发器和 维持阻塞型触发器构成

已到末页,全文结束
刷新页面下载完整文档
VIP每日下载上限内不扣除下载券和下载次数;
按次数下载不扣除下载券;
注册用户24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
相关文档