中国高校课件下载中心 》 教学资源 》 大学文库

中国水利水电出版社:《数字电子技术》课程教学资源(PPT课件讲稿)第9章 可编程逻辑器件

文档信息
资源类别:文库
文档格式:PPT
文档页数:30
文件大小:1.26MB
团购合买:点击进入团购
内容简介
1.PLD器件的发展概况 2.可编程逻辑器件的特点 (1)减少系统的硬件规模。 (2)增强逻辑设计的灵活性。 (3)缩短系统设计周期。 (4)简化系统设计,提高系统速度。 (5)降低系统成本。
刷新页面文档预览

数字电子技术 第9章可编程逻辑器件 范立南代红艳恩莉刘明丹 中国水利水电出版社

第9章 可编程逻辑器件 数字电子技术 第9章 可编程逻辑器件 范立南 代红艳 恩莉 刘明丹 中国水利水电出版社

第舜章可编程逻辑器件 你击 第9章可编程逻辑器件 可编程逻辑器件PLD BACK

第9章 可编程逻辑器件 第9章 可编程逻辑器件 可编程逻辑器件PLD

第舜章可编程逻辑器件 你击 可编程逻辑器件PLD 1.PLD器件的发展概况 2.可编程逻辑器件的特点 (1)减少系统的硬件规模。 (2)增强逻辑设计的灵活性 (3)缩短系统设计周期 (4)简化系统设计,提高系统速度 (5)降低系统成本

第9章 可编程逻辑器件 可编程逻辑器件PLD 1. PLD器件的发展概况 2. 可编程逻辑器件的特点 (1) 减少系统的硬件规模。 (2) 增强逻辑设计的灵活性。 (3) 缩短系统设计周期。 (4) 简化系统设计,提高系统速度。 (5) 降低系统成本

第舜章可编程逻辑器件 >PLD的电路简介 1.基本门电路的PLD表示法 B AB C 001 PLD输入缓冲器

第9章 可编程逻辑器件 ➢PLD的电路简介 1. 基本门电路的PLD A B C 0 1 0 1 1 0 B C A PLD输入缓冲器

第舜章可编程逻辑器件 你击 传统表示沍 D 输入项 AB 积项 PLD表示 D 与门表示法

第9章 可编程逻辑器件 A B C D D 传统表示法 PLD表示法 A B C 输入项 积 项 与门表示法

第舜章可编程逻辑器件 你击 硬连线 断开连接 PLD连接法

第9章 可编程逻辑器件 硬 连 线 断 开 连 接 PLD连接法

第舜章可编程逻辑器件 你击 A B ABL 000010 011 0 000 000 10 与门的省缺情况

第9章 可编程逻辑器件 与门的省缺情况 A B 0 0 0 1 1 0 1 1 L1 L2 L3 L4 0 0 1 0 0 0 1 0 0 0 1 1 0 0 1 0 L1 L2 L3 L4 A B

第舜章可编程逻辑器件 你击 2.PROM电路的PLD表示法 21b “或阵列(可编程 的) ○电路的 表示法 “与阵列(固定 的)

第 9 章 可编程逻辑器件 2. PROM电路的PLD表示法 I0 I1 I2 “ 或 ”阵 列 (可编程 的 ) O2 O 1 O 0 “ 与 ”阵 列 (固 定 的 ) PROM 电路的PLD 表示法

第舜章可编程逻辑器件 你击 3.FPLA电路的PLD表示 或阵列(可编程 N 的) “与裤阵列(可编程 的) FPLA电路的PLD表示法

第9章 可编程逻辑器件 3. FPLA电路的PLD表示 I 0 I 1 I 2 “ 或 ”阵 列 (可 编 程 的 ) O0 O1 O2 “ 与 ”阵 列 (可 编 程 的 ) FPLA电路的PLD表示法

第舜章可编程逻辑器件 你击 例试用FPLA实现例1要求的四位二进制码转换为 格雷码的转换电路。 解用卡诺图对表进行化简,如图所示,则得 G=B G= B3 B,+b, B2 G,= B2btb Bi G= bib.+B Bo

第9章 可编程逻辑器件 例 试用FPLA实现例1要求的四位二进制码转换为 格雷码的转换电路。 解 用卡诺图对表 进行化简,如图 所示,则得 0 __ 0 1 1 __ 0 1 __ 1 2 2 __ 1 2 __ 2 3 3 __ 2 3 3 G B B B B G B B B B G B B B B G B = + = + = + =

共30页,试读已结束,阅读完整版请下载
刷新页面下载完整文档
VIP每日下载上限内不扣除下载券和下载次数;
按次数下载不扣除下载券;
注册用户24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
相关文档