中国高校课件下载中心 》 教学资源 》 大学文库

《微机原理及应用》课程教学资源(PPT课件)第2章 16位和32位微处理器

文档信息
资源类别:文库
文档格式:PPTX
文档页数:152
文件大小:5.46MB
团购合买:点击进入团购
内容简介
《微机原理及应用》课程教学资源(PPT课件)第2章 16位和32位微处理器
刷新页面文档预览

第2章16位和32位微处理器2.116位微处理器8086/80882.2 32位微处理器803862.332位微处理器Pentium

第2章 16位和32位微处理器 2.1 16位微处理器8086/8088 2.2 32位微处理器80386 2.3 32位微处理器Pentium

2.116位微处理器8086/80882.1.0简介2.1.18086/8088CPU的内部结构2.1.28086/8088CPU的寄存器结构2.1.38086/8088CPU的引脚信号和功能2.1.48086/8088系统的工作模式2.1.58086/8088的操作和时序2.1.68086/8088的存储器组织

2.1 16位微处理器8086/8088 2.1.0 简介 2.1.1 8086/8088CPU的内部结构 2.1.3 8086/8088CPU的引脚信号和功能 2.1.2 8086/8088CPU的寄存器结构 2.1.4 8086/8088系统的工作模式 2.1.5 8086/8088的操作和时序 2.1.6 8086/8088的存储器组织

2.1.0简介8086:16位微处理器采用单一的+5V电源和40条引脚的双列直插式封装;时钟频率为5MHz~10MHz,最快的指令执行时间为0.4uS。8086有16根数据线和20根地址线,可以处理8位或16位数据可寻址220即1MB的存储单元和64KB的I/O端口。8088:准16位微处理器设计的主要自的是为了与Intel原有的8位外围接口芯片直接兼容。8088的内部寄存器、运算器以及内部数据总线都是按16位设计的,但外部数据总线只有8条,因此执行相同的程序,8088要比8086有较多的外部存取操作而执行得较慢

2.1.0 简介 ➢ 8086:16位微处理器 ◼ 采用单一的+5V电源和40条引脚的双列直插式封装;时钟频 率为5MHz~10MHz,最快的指令执行时间为0.4µs。 ◼ 8086有16根数据线和20根地址线,可以处理8位或16位数据, 可寻址2 20即1MB的存储单元和64KB的I/O端口。 ➢ 8088:准16位微处理器 ◼ 设计的主要目的是为了与Intel原有的8位外围接口芯片直接 兼容。 ◼ 8088的内部寄存器、运算器以及内部数据总线都是按16位设 计的,但外部数据总线只有8条,因此执行相同的程序, 8088要比8086有较多的外部存取操作而执行得较慢

2.1.18086/8088CPU的内部结构图2.11总线接口部件BIU2执行部件EU3BIU和EU的流水线管理

2.1.1 8086/8088 CPU的内部结构 图2.1 1 总线接口部件BIU 2 执行部件EU 3 BIU和EU的流水线管理

图2.18086微处理器内部结构图通用寄存器ABAHALAX(20位)地址BLBXBH数据加法器Z寄存器CLCXCHDRDLDXDH介KSP(16位)CSBP指针和变DS址寄存器SISSDIESIPALU内部寄存器8086总线数据总线总线控R制电路金(16位)(16位数据总线)(8位)暂存寄存器众全EU控制电路队列ALU总线指令队列缓冲器(8位)标志寄存器执行单元(EU)总线接口单元(BIU)图2.18086微处理器内部结构图

图2.1 8086微处理器内部结构图

1.总线接口部件BIU图2.1>功能负责CPU与内存或I/O端口传送指令或数据。BIU从内存取指令送到指令队列缓冲器当EU执行指令时,BIU要配合EU从指定的内存单元或IO端口中读取数据,或者把EU的操作结果送到指定的内存单元或I/O端口去地址段寄存器、指令指针寄存器、>组成:加法器指令预取队列及总线控制逻辑

1.总线接口部件BIU ➢ 功能 负责CPU与内存或I/O端口传送指令或数据。 ❖ BIU从内存取指令送到指令队列缓冲器。 ❖ 当EU执行指令时,BIU要配合EU从指定的内存 单元或I/O端口中读取数据,或者把EU的操作结 果送到指定的内存单元或I/O端口去。 ➢ 组成:段寄存器、指令指针寄存器、地址 加法器、指令预取队列及总线控制逻辑。 图2.1

1)段寄存器图2.1所有寄存器都是16位的,因此,能够提供的最大地址空间只能为64KB。为了寻址1MB,将存储器的空间分成若干段,每段最大为64KB。没寄存器:用来存放段的起始地址(16位)的寄存器,设有四个段寄存器:CS 代码段寄存器(Code Segment register)DS数据段寄存器(Data Segmentregister)SS堆栈段寄存器(Stack Segment register)ES附加数据段寄存器(Extra Segmentregister)

1)段寄存器 ➢ 所有寄存器都是16位的,因此,能够提供的最大 地址空间只能为64 KB。 ➢ 为了寻址1MB,将存储器的空间分成若干段,每 段最大为64KB。 ➢ 段寄存器:用来存放段的起始地址(16位)的寄存 器,设有四个段寄存器: ◼ CS 代码段寄存器(Code Segment register) ◼ DS 数据段寄存器(Data Segment register) ◼ SS 堆栈段寄存器(Stack Segment register) ◼ ES 附加数据段寄存器(Extra Segment register) 图2.1

2)地址加法器图2.1作用:根据提供的16位信息产生20位地址

2)地址加法器 作用:根据提供的16位信息产生20位地址。 图2.1

图2.13)指令预取队列>8086:指令预取队列为6字节>8088:指令预取队列为4字节原则。指令预取队列采用先进先出要执行的指令预先由BIU从内存取出放在队列中,然后EU再从队列中取出指令并执行。>一般情况下,EU每执行完一条指令,就可以立即从指令队列中取指令执行,从而提高了CPU的效率

3)指令预取队列 ➢8086:指令预取队列为6字节 ➢8088:指令预取队列为4字节 ➢指令预取队列采用“先进先出”原则。 ➢要执行的指令预先由BIU从内存取出放在队 列中,然后EU再从队列中取出指令并执行。 ➢一般情况下,EU每执行完一条指令,就可 以立即从指令队列中取指令执行,从而提高 了CPU的效率。 图2.1

4)总线控制逻辑8086分配20条引脚线传送20位地址、16位数据和4位状态信息,这就必须要分时传送总线控制逻辑的功能,就是以逻辑控制方法实现上述信息的分时传送

4)总线控制逻辑 ➢ 8086分配20条引脚线传送20位地址、16位 数据和4位状态信息,这就必须要分时传送。 ➢ 总线控制逻辑的功能,就是以逻辑控制方 法实现上述信息的分时传送

刷新页面下载完整文档
VIP每日下载上限内不扣除下载券和下载次数;
按次数下载不扣除下载券;
注册用户24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
相关文档